- 博客(6)
- 资源 (1)
- 收藏
- 关注
原创 icc2/innovus基于pin density 的绕线能力优化
基于pin density 创建space rule 或者 keepout margin。在icc2中,可以使用create_abut_rule 这个命令,针对复杂逻辑 high pin density 的cell,后面如果绕线还是有问题可以用keepout margin。但是记得在插filler前,reset 这些设置。建议place阶段初始使用space rule,innovus中,工具本身没有类似的功能,可以使用星球的脚本实现类似功能。innovus流程知识星球链接。
2024-03-14 12:03:09 699
原创 8nm/12nm等FINFET工艺中的non-uniform track
模拟IP定制(spec2gds:PMU,ADC,DAC,COMP等)std cell pg pin的track是0.68um 宽度。其他track是0.22um宽度,0.44um pitch。要创建width,pitch不均匀的rail track。> DFT及数字后端外包(rtl2gds)有同学星球咨询如何确定rail的宽度等相关问题。> 名额有限,有需要的朋友私信小编。如7.5T,8.59T等高度的cell,> 1对1教学,上课视频回放。我们需要在floorplan 阶段,
2024-03-13 14:07:56 1981
原创 数字后端工程师的常用lsf/bsub命令
8. 把某个pending的job,放到所有排队的job 最前面,使得该job 最先抓到机器。3. 跑个calibre drc 给提交的任务取一个名字,使用-J 这个选项。12. 让job 在非交互模式跑,但是一直占用终端知道任务结束 -K。4. 等待某个job完成再执行新的job , 使用 -W 这个选项。比如 bsu -Is pt_shell ---》jobid是111。5. 提交任务,并按负载情况排序,优先抓取负载低的机器。6. 查看自己跑的所有job summary。15. 恢复被暂定的job。
2024-03-08 09:07:52 1159
原创 多种工具LVL(Layout versus Layout)检查的方法分享
LVL这么多方法,其实都可以使用,大家可以基于手里合适的工具合适的数据选择一个最快的方法即可。
2024-03-07 17:55:24 1238
原创 DesignCompiler Low Power 技术之:Self Gating 数字后端低功耗
通过插入一个 nand,or,xor 类型的组合逻辑 cell(comparator)如下图 A,comparator 比较寄存器 D 和 Q 的值,结果作为 enable 信号给到 ICG 的 enable,ICG 的 输出连到寄存器的 CLK 上。Formality 需要 使用如下变量保证插完 self-gating 的设计 LEC 能 PASS。其结果是:会降低寄存器的动态功耗,但是 tree 上的 leakage 功耗会变大。已经有 self-gating 的寄存器。已经有 ICG 的寄存器。
2024-03-07 14:08:04 1765 1
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人