msp430——时钟初始状态

上电后,系统默认使用的主系统时钟MCLK和子系统时钟SMCLK是同为DCOCLK产生的1Mhz时钟,而辅助系统时钟ACLK则为内部VLOCLK产生的12Khz时钟。



1.ACLK 辅助时钟 是LFXT1CLK信号经1/2/4/8分频后得到的。主要用作低速外围 的时钟。

2.MCLK 系统时钟 可是LFXT1CLK,XT2CLK,DCOCLK的三者之一,由软件选择,然后1/2/4/8分频后得到的。主要用于CPU和系统。

3.SMCLK 子系统时钟,可由LFXT1CLK和DCOCLK,或者XT2CLK和DCOCLK(由具体器件决定),然后经1/2/4/8分频得到。主要用于高速外围模 块。

MSP430的时钟模块由DCOCTL,BCSCTL1,BCSCTL2,IE1,IFG1这五个寄存器来确定。


评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值