[VSCODE] "优雅的"完成条件编译代码高亮 #ifdef
简述
在使用VSCODE编写C代码时, 会遇到条件编译选项.特别是ARM,STM32等实例库,会先用很多DEFINE来选中当前使用的芯片
网上很多教你干掉智能感知的方法是鸵鸟藏沙 !
如果没有合适的编译工具生成配置参数,例如:
你是使用keil或某些专有的工具链去编译,此时VSCODE的Intellisense不能帮你确认哪些宏被启用,就导致一大堆条件编译的代码都被暗化了,审阅代码非常不方便.
实际上VSCODE 提供了图形化的办法帮你做这个事情.
使用这个方法,更可以工程化管理你的代码,不用担心搞乱IDE或者代码!
操作方法
如下图所示,点击右下角Win32
,会在上方弹出选择配置的选项
选择编辑配置(UI)
新增一个你自己的工程配置
然后在定义这里添加你的条件编译参数.例如我这里是SYSTEM_CAN_OTA
也可以在.json中手动编辑,这是一样的
效果
- Before
- After
结论
铁子, 为了不被营销号淹没中文互联网, 请一定多点赞原创内容, 感谢铁子的支持!