FPGA
文章平均质量分 68
weixin_34166721
这个作者很懒,什么都没留下…
展开
-
FPGA UDP视频/图片数据传输(QT实现)
一、目标功能1、可以让pc通过udp与FPGA之间双向传输视频/图片。2、udp传图的数据不经过压缩按:R(8bit)、G(8bit)、B(8bit)一个像素点一个像素点传输。3、每帧图片得有帧标记(类似vga的hs vs de)。二、实现过程1、实现计划使用opencv库,qt+opencv的环境搭建错误1:opencv编译中ffmpeg插件问题。 videocapture无法打开视频(时间最长,卡了4、5天)错误2:版本问题(opencv版本和......原创 2021-08-16 19:49:03 · 7096 阅读 · 12 评论 -
set_property CLOCK_DEDICATED_ROUTE BACKBONE [get_nets sys_clk]
在移植AX7035的ddr3读写到XME0712(相同芯片)板上时遇到报错: (有提示约束方法)[Place 30-575] Sub-optimal placement for a clock-capable IO pin and MMCM pair. If this sub optimal condition is acceptable for this design, you may use the CLOCK_DEDICATED_ROUTE constraint in the .xdc file原创 2021-03-02 22:45:43 · 14578 阅读 · 1 评论 -
打开vivado的.xpr工程文件报错Cannot locate target loader
打开vivado的.xpr工程文件报错Cannot locate target loade在打开vivado工程时总是报错Cannot locate target loader(重新安装vivado没有用)。1、一个方法是先打开vivado,再在vivado中打开工程。2、在双击xpr打开,提示如下图错误时:右键,xpr选择文件打开方式为下方方式:如果没有上图程序,默认打开程序选择安装路径下,我的是C:\Xilinx\Vivado\2019.1\bin\vivado...原创 2021-03-02 12:55:41 · 6459 阅读 · 4 评论