ABORT(中止)
产生中止异常意味着对程序存储器或数据存储器的访问失败。ARM微处理器在存储器访问周期内检查是否发生中止异常。
中止异常包括两种类型:
─: 指令预取中止:发生在指令预取时。
二: 数据中止:发生在数据访问时。
一:当指令预取访问存储器失败时,存储器系统向ARM处理器发出存储器中止(Abort)信号,预取的指令被记为无效(可能用一个特定的指令代表无效),但只有当处理器试图执行无效指令时,指令预取中止异常才会发生,如果指令未被执行,例如在指令流水线中发生了跳转,则预取指令中止不会发生。
二:若处理器数据访问指令的地址不存在,或该地址不允许当前指令访问时,产后数据中止异常。若数据中止发生,系统的响应与指令的类型有关。