数字电路实验

实验一、四2输入端与非门功能测试

 

一、【实验目的:】

1、了解与非门各参数的意义

2、熟悉数字逻辑实验电路板的使用方法

3、了解集成逻辑电路门电路的使用

 

二、【实验设备及器材】

1、 数字逻辑电路实验板        1块

2、 CD4011(四2输入与非门)  1块

3、 电源及导线若干 

 

三、【实验原理:】

本实验采用CD4011 四2输入与非门,即在一块集成块内含有四个互相独产的与非门,每个与非门有2个输入端。与非门的逻辑是:当输入端有1个或2个以上的低电平,输出端为高电压,只有当输入端全部为高电压时,输出端才是低电平(即有“0”得1,全“1”得0)

 

四、【实验步骤:】

CD4011的A1脚、B2脚分别接于电路板中开关键,将Y1脚接在电路中的发光二极管上,VDD脚接于5V电源上,VSS脚接GND

a、当A1脚和B2脚的开关全部打开,发光二极管亮;

b、当A1脚和B2脚的开关,A1脚的开关开,B2脚的开关闭合或者A1脚的开闭合,B2脚的开关打开,发光二极管亮;

c、当A1脚和B2脚的开关全部闭合,发光二极管不亮

 

 

 

 

 

 

 

 

 

 

      

 

五、【实验总结:】

通过实验测试四2输入与非门CD4011芯片,熟悉了数字集成电路的功能测试方法,了解了与非门的工作原理:即输入端有1个或2个以上的低电平,输出端为高电平,只有当输入端全为高电平,输出端为低电平(即有“0”为1,全“1”得“0”)。

实验二   十制计数器逻辑功能验证

 

一、【实验目的】

1、通过CD4518  双BCD加法计数器芯片验证十进制逻辑功能

 

二、【实验设备及器材】

1、数字逻辑电路实验板   1块

2、CD4518(双BCD加法计数器) 1块

3、电源及导线若干

 

三、【实验原理】

本实验通过CD4518(双BCD加法计数)实现十进制计数器。CD4518是一个同步加计数器,在一个封装中含人2个可互抱紧二/十进制计数器。其计数器是单路系列脉冲输入,4路BCD码输出。其控制功能:有2个时钟输入端CP和EN,通过CP和EN的不同触发,来进行十进制计数。

 

四、【实验步骤】

将CD4518的Q1,Q2,Q3,Q4分别接在七段显示数码管,从右到左,从低到高。将CP脚和EN脚 分别接0-1按钮,Cr接于逻辑按钮。Vdd接5V电源,Vcc接GND。

CD4518有2个时钟输入端CP和EN,先把EN端按钮置1,CP端反复开关,此时为时钟为上升触发,七段显示数码管从0~9变化;再把CP端置0,EN端反复开关,此时时钟为下降沿触发,七段显示数码管0~9计数状态。

 

 

 

 

 

 

 

 

 

 

 

 

五、【实验总结】

通过本次次实验了解了CD4518(双BCD加法计数)的针脚排列及各个管脚的作用,通过CD4518熟悉并验证十进制计数器的工作原理及逻辑功能。有2个时钟若输入端CP和EN,先把EN端按钮置1,CP端反复开关,此时为时钟为上升沿触发;若再把CP端置0,EN端反复开关,此时时钟为下降沿触发;同时要满足复位端Cr也保持低电平,只有满足以是条件时,电路才会处于计数状态。

 

实验三 同步计数器

 

一、【实验目验】

通过CD4518  双BCD加法计数器芯片实现同步计数器功能

 

二、【实验设备及器材】

1、数字逻辑电路实验板  1块

2、CD4518(双BCD加法计数器) 1块

3、电源及导线若干

 

三、【实验原理】

本实验通过CD4518(双BCD加法计数)实现十进制计数器。CD4518是一个同步加计数器,在一个封装中含人2个可互抱紧二/十进制计数器。其计数器是单路系列脉冲输入,4路BCD码输出。其控制功能:有2个时钟输入端CP和EN,通过CP和EN的不同触发,实现当个位数码管从9到0时,十位数码管开始计数,从而实现2位十进制计数功能。

四、【实验步骤】

将CD4518的Q1,Q2,Q3,Q4分别接在个位七段显示数码管,从右到左,从低到高。将CP接到时钟脉冲EN置1,Cr置0。再将将CD4518的Q1’,Q2’,Q3’,Q4’ 分别接在十位七段显示数码管,从右到左,从低到高,CP’和Cr’置0,EN’端接到Q4脚上;Vdd接5V电源,Vcc接GND。

当CD4518的CP有时钟脉冲输入时,此时是上升沿触发,个位七段显示数码管发生0~9变化,当个位数码管从9置0时,十位数码管触发,显示0~9变化。

 

 

 

 

 

 

 

 

 

 

 

 

 

五、【实验总结】

通过本实验了解CD4518实现同步计数器方法。熟悉了CD4518逻辑功能。将CD4518的Q1,Q2,Q3,Q4分别接在个位七段显示数码管,从右到左,从低到高。将CP接到时钟脉冲EN置1,Cr置0。再将将CD4518的Q1’,Q2’,Q3’,Q4’分别接在十位七段显示数码管,从右到左,从低到高,CP’和Cr’置0,EN’端接到Q4脚上,才能实现同步计数的逻辑功能。

实验四 异步计数器及其应用

 

一、【实验目的】

1、熟悉常用中规模计数器的逻辑功能。

2、掌握二进制计数器和十进制计数器的工作原理和使用方法。

3、利用74LS90实现七进制计数器。

 

二、【实验设备及器材】

1、数字逻辑电路实验板  1块

2、74LS90芯片         1块

3、电源及导线若干

 

三、【实验原理】

   计数器是实现计数功能的时序部件,它不仅可以用来计脉冲,而且也常用作数字系统定时,分频和执行数字运算以及其它特定的逻辑功能,异步计数器是指有的触发的CP端直接由输入计数脉冲控制,有的则是依靠前一级触发器的输出作为时钟脉冲,因此它们的反转是异步。74LS290线路连接,CP与各个输出端的连接不同,电路连成2-5-10进制,再概据“计数到M时置0”的原理,可构成七进制计数。

四、【实验示意图】

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

五、【实验总结】

通过本次实验对74LS290异步计数器的功能及作用有了更深入的了解。也对异步计数器的工作原理及其应有更深层次的了解。对74LS90的使用让我巩固了课本知识,实践能力也得到了加强

 

实验五  根据三、七、九制计数器,设计63分频的分频器

 

一、【实验目的】

通过74LS290所构成三、七、九进制的计数器,设计一个63分频的分频器

 

二、【实验设备及器材】

1、数字逻辑电路实验板   1块

2、74LS290译码计数器    2块

3、电源及导线若干

 

三、【实验原理】

   计数器是实现计数功能的时序部件,它不仅可以用来计脉冲,而且也常用作数字系统定时,分频和执行数字运算以及其它特定的逻辑功能,异步计数器是指有的触发的CP端直接由输入计数脉冲控制,有的则是依靠前一级触发器的输出作为时钟脉冲,因此它们的反转是异步。74LS290线路连接,CP与各个输出端的连接不同,电路连成2-5-10进制,再概据“计数到M时置0”的原理,构成分频器。两片74LS290级联使用,高位片的QC,QB以及低位片的QB,QA连至一四输入与门,与门输出连至两芯片的清零端,这样一旦到63,与门出高电平清零。

 

四、【实验步骤】

两片74LS290级联使用,高位片的QC,QB以及低位片的QB,QA连至一四输入与门,与门输出连至两芯片的清零端,这样一旦到63,与门出高电平清零。

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

 

五、【实验总结】

通过本次实验对2块74LS290级联异步计数器的功能及作用有了更深入的了解。熟悉中规模集成计数器的逻辑工作原理,了解了多个集成块构成逻辑电路的应用。实践能力也得到了加强

实验六 设计波形发生器

 

一、【实验目的】

通过2块CD4013构成3-2-1波形图

 

二、【实验器材】

1、数字逻辑电路实验板   1块

2、CD4013(双“D”型触发器) 2块

3、CD4070(四异或门)   1块

3、电源、导线若干

 

三、【实验原理】

设电路初始状态均在复位状态,Q1、Q2端均为低电平。当fi信号输入时,由于输入端异或门的作用(附表是异或门逻辑功能表),其输出还受到触发器IC2的Q2端的反馈控制(非门F2是增加的一级延迟门,A点波形与Q2相同)。在第1个fi时钟脉冲的上升沿作用下,触发器IC1、IC2均翻转。由于Q2端的反馈作用使得异或门输出一个很窄的正脉冲,宽度由两级D触发器和反相门的延时决定。当第1个fi脉冲下跳时,异或门输出又立即上跳,使IC1触发器再次翻转,而IC2触发器状态不变。这样在第1个输入时钟的半个周期内促使IC1触发器的时钟脉冲端CL1有一个完整周期的输入,但在以后的一个输入时钟的作用下,由于IC2触发器的Q2端为高电平,IC1触发器的时钟输入跟随fi信号(反相或同相)。本来IC1触发器输入两个完整的输入脉冲便可输出一个完整周期的脉冲,现在由于异或门及IC2触发器Q2端的反馈控制作用,在第1个fi脉冲的作用下得到一个周期的脉冲输出,所以实现了每输入一个半时钟脉冲,在IC1触发器的Q1端取得一个完整周期的输出。

 

四、【实验步骤】

   分别将第一块CP1、CP2和第二块CP1串联起来,第一块的D1接在第二块的Q2非,,第一块的Q1接在D2,第一块的Q2连接第二块D1,并于第二块的CP2连接,第二块的Q2非与D2相联,第二块的Q2与Q1与CD4070的A1、B1脚相联,Y1与发光二极管相联。

 

 

 

 

 

 

 

 

 

 

 

 

 

五、【实验总结】

    本次实验通过2块CD4013与1块CD4070,设计了一个3-2-1的波形图。通过本次实验熟了CD4013与CD4070的逻辑功能及其应用,对运用数字集成模块设计波型电路有了直观的理解。

  • 1
    点赞
  • 20
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
本书第一章为数字电路实验基础知识,主要介绍电子电路实验要求,电路的安装、调试等技术。第二章为数字电路实验,共有 15 个实验,采用以数字实验箱、电子实验设备为工作平台进行电路实验的传统实验方法。第三章为计算机辅助实验,共有 6个实验,主要以 CPU为工作平台,通过电子电路仿真软件进行电路的仿真实验。 本书所列实验共 21 个。其中基本实验有 4 个: “实验仪器的使用及门电路逻辑功能的测试”、“OC门与TS门”、“波形的产生及单稳态触发器”、“数字电路逻辑功能的测试” 。前3 个为传统实验方法,最后一个为计算机辅助实验。设计性实验有 9 个: “ TTL 与非门应 用” 、“组合电路的设计” 、 “编码器” 、“数据选择器” 、“RS触发器与D 触发器” 、“JK触发器”、“移位寄存型计数器”、 “加法器”、“CMOS门电路在波形产生与整形中的应用”,前7 个为传统实验方法,后 2个为计算机辅助实验。综合性实验有 8 个:“译码器及数码显示”、“集成计数器及应用” 、“时序电路的设” 、“555 定时器及其应用” 、“数字秒表” 、“计数器及译码显示”、“智力抢答器”、“家用电扇控制器”,前 5 个为传统实验方法,后 3 个为计算机辅助实验。 书末附录 A、B、C 分别介绍了数字实验箱、示波器、Multisim 2001 电路仿真软件的使用简介,附录 D为实验用集成电路管脚排列图,以供查阅。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值