Vivado
herryone123
这个作者很懒,什么都没留下…
展开
-
vivado学习之自定义IP和调用自定义IP和的步骤
一、自定义IP核1、打开 VIVADO 软件,新建一个工程。2、Flow Navigater下,单击 Add Source,选择 Add or Creat design Sources,然后单击 Next。3、单击 Create File,输入文件名,单击 OK。4、单击 Finish,完成 Verilog 文件的创建。5、在sources中找到自己新建的verilog文件,编原创 2018-01-29 20:40:00 · 23206 阅读 · 0 评论 -
Vivado学习之创建工程的全部流程
一、新建Vivado工程1、创建工程。File-New Project-Create a New Vivado Project-next填写工程名、工程路径-next2、Project Type-新建一个 RTL 工程,并且勾选不要添加源文件,单击 NEXT3、指定所用开发板或芯片。用zedboard时选择4、最后单击 Finish 完成工程的创建二、创建工原创 2018-01-29 21:51:56 · 10798 阅读 · 2 评论 -
Vivado2017.4创建工程流程(使用Nexys4开发板)
一、创建工程1、Create Project2、填写工程名和路径3、选择创建RTL工程4、选择使用的芯片型号或开发板型号5、完成二、添加一个设计文件1、Add Source2、添加设计文件3、完成后,可以添加输入、输出引脚,也可以忽略后下一步添加4、打开.v文件,编辑默认的字体比较小,可以通过以下方法进行修改编写内容:...原创 2018-12-05 15:15:55 · 8882 阅读 · 1 评论 -
Vivado2017.4创建和封装用户IP核(使用Nexys4开发板)
vivado不同于ISE的设计模式,vivado提供了以IP为中心的设计流程,可以帮助设计者快速的将自己的设计和算法转换成可重用的IP。IP设计流程:一、创建用于创建IP的工程按照这个链接创建即可,下一步对这个工程封装成一个IP核,然后其他的工程调用这个自定义的ip核https://blog.csdn.net/kenjianqi1647/article/detail...原创 2018-12-05 12:20:14 · 3057 阅读 · 0 评论 -
vivado2017.4嵌入式系统设计实现-1简单硬件系统设计(使用zedboard开发板)
一、硬件系统设计1、新建工程选择zedboard2、使用IP集成器创建处理器系统(1)创建块设计系统(2) 添加ip核(3)点击Run Block Automation(4)修改ZYNQ默认设置除了uart1其他的不做选择去掉M AXI GP0 interface 勾选去掉FCLK_RESET0_N勾选点击...原创 2019-12-11 13:22:20 · 412 阅读 · 0 评论 -
vivado2017.4嵌入式系统设计实现-2在PL内添加外设(使用zedboard开发板)
实现在基本PS系统上添加两个通用I/O IP核。一、添加两个GPIO实例1、打开design_1.bd文件2、配置zynq勾选AXI GP0 interface选择General - Enable Clock Resets - 选中FCLK_RESET0_N选择FCLK_CLK0之后点击ok3、添加IP核(1)找到AXI_GPIO并...原创 2019-12-11 13:21:44 · 223 阅读 · 0 评论 -
vivado2017.4嵌入式系统设计实现-3创建和添加定制IP(使用zedboard开发板)
创建并添加一个定制的外设到一个已经存在的处理器系统中,创建的IP核使用axi_lite接口1、创建定制IP(1)单击Manage IP - New IP Location - Next(2)创建AXI4Tools - Create and Package IP - Next2、修改定制IP设计模板(1)打开led_ip_v1_0.v文件...原创 2019-12-11 13:22:07 · 255 阅读 · 0 评论