vivado2017.4嵌入式系统设计实现-1简单硬件系统设计(使用zedboard开发板)

一、硬件系统设计

1、新建工程

 

 选择zedboard

2、使用IP集成器创建处理器系统

(1)创建块设计系统

(2) 添加ip核

(3)点击Run Block Automation

(4)修改ZYNQ默认设置

除了uart1其他的不做选择

 去掉M AXI GP0 interface 勾选

 去掉FCLK_RESET0_N勾选

点击ok之后,配置出zynq的最小系统

 检测正确性

(5)生成顶层HDL

 

 

 

 (6)导出设计到SDK

打开SDK之前,首先要切换到Generate Block Design状态

 

 3、创建存储器测试程序

(1)File -  New  - Application Project 

(2)工程名

(3)验证设计

计算机连接zedboard开发板,PC和zedboard的JTAG都使用micro-usb电缆连接。

SDK下连接串口:

(4)下载应用程序

选择mem_test1右键 Run As,点击Launch on  Hardware(GDB)

在Terminal控制台节目出现以下结果表示运行成功

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值