![](https://img-blog.csdnimg.cn/20201014180756927.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
易灵思(Efinix)FPGA
文章平均质量分 72
汏檤臸彅*潙涳洂涳
这个作者很懒,什么都没留下…
展开
-
易灵思软核Riscv-Sapphire的bootloader的配置及修改的相关操作
易灵思 Sapphire软核开发原创 2022-06-02 01:03:07 · 1500 阅读 · 3 评论 -
易灵思FPGA的烧写方法
一、易灵思的下载模式:目录一、易灵思的下载模式:烧写到Flash(AS)模式Jtag模式此模式和Xilinx和Altera是一样的只需要直接下载bit流文件即可,附图如下,不再说明烧写到Flash(AS/PS)模式烧写Flash的模式;易灵思的烧写方法比较繁琐,需要先搭建一个spi-flashBridge,才能烧写hex文件到flash中;...原创 2022-04-23 18:56:49 · 2345 阅读 · 2 评论 -
易灵思的Riscv-Sapphire软核搭建及开发流程
目录一、首先生成Sapphire软核ip二、创建Eclipse工程三、配置Eclipse的编译环境四、合并逻辑的hex和软核的bin的文件一、首先生成Sapphire软核ip通过软件Efinity的IP-Catalog功能生成Sapphire-riscv的IP核,我这里保持默认参数,如下图:找到相应的目录,目录里的IP文件夹下会有生成的sapphire的目录,里边有两个demo,一个是第一代Trion的T20F324开发板的demo,另一个是第二代的钛金系列Ti60F原创 2022-05-24 19:03:59 · 2924 阅读 · 0 评论