低功耗设计中电容对系统的影响(二)

本文探讨了在低功耗设计中,电容大小如何影响系统稳定性。通过实例分析,作者指出在稳压芯片输出端增加电容可以改善电压拉低现象,同时强调负载端电容不应过大,建议小于稳压器输出端的滤波电容。内容涉及负载调整率、负载响应和上电瞬间的电容充电过程。
摘要由CSDN通过智能技术生成

        通读了稳压芯片手册,刚开始遇到这个问题,怀疑是拿了国产的稳压芯片,参数较差,之后通过更换1117等,其他型号、批次的芯片,得到一样的结果。最后,根据电路常识,将稳压芯片输出端的10uF电容提高到100uF,果然没有再复位。通过示波器也得到了较好的效果,但是还是有一样的问题,只是拉低的幅度提高到2.4V左右,没有引起系统复位。做了各种尝试,排除PCB设计的问题,排除硬件开关电路设计的问题,排除负载芯片问题(排查上电瞬间是否有大电流,将电压拉低,实测无),……均无结果,直到将负载外接到万能板上,发现拉低的问题消失。因此最后怀疑PCB设计问题,但是却忽略了pcb上已焊接的电容,它虽然不是阻性负载,但是他上电充电瞬间却等于通路,瞬间电流由大变小,电容电压充电由小到大,为典型的上电充电过程,因此瞬间电压会被拉低,此时稳压输出脚的电容为10uF,而负载端接通后,有一个4 7uF电容需要充电,这个充电过程就是系统电压被拉低到正常的过程。最终将47uF电容去除,在负载芯片VCC端并联105电容。

图1为xc6206上电瞬间的调整过程,包含滤波电容的充电过程。



评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值