sureCore 寄存器文件可降低 50% 的功耗

嵌入式存储器专家sureCore推出了一种超低功耗寄存器文件架构,据称与现成版本相比,该架构可将寄存器文件的功耗降低50%以上。

其MiniMiser架构基于定制的存储元件,并利用 sureCore 的 SRAM 节能技术,即使在标称工艺电压下也能显着改善功率特性。该架构适用于多项优化标准——多端口和高性能变体可以通过公司专有的编译器技术轻松生成。由于 MiniMiser 不是基于代工厂位单元,它的良率特性,如逻辑,遵循过程 d0,从而简化 DFT 考虑。

寄存器文件是小块内存,通常直接与高性能逻辑接口,以提供对计算所需数据的快速访问。它们通常位于相关的计算块内,以减少布线延迟并确保满足功率和性能目标。它们的活动水平直接与其耦合的逻辑相匹配——因此它们的功率要求对芯片的整体功率预算有很大贡献。为了解决这个问题,sureCore 开发了MiniMiser以减少下一代电池供电设备的寄存器文件功耗,在这些设备中,延长充电周期时间至关重要。http://bj.dyrs.com.cn/story/202112/1170434?source=wx

SureCore 的 CTO Tony Stansfield 解释说:“标准的现成寄存器文件 IP 通常基于代工厂位单元,虽然这提供了最佳的面积利用率,但功率指标通常很差——位单元本身排除了减少在工作电压中调整逻辑以实现一系列性能目标。设计人员被迫实施多个电源岛——至少一个用于逻辑,一个用于存储器。这引入了一定程度的物理设计复杂性以及电平转换器的添加,并且需要非常小心时序分析策略。我们的寄存器文件架构很容易支持宽工作电压范围以及提供 AI 应用所需的高性能的能力。” 他补充说,sureCore 在这个领域拥有丰富的专业知识,

4 年前,sureCore 首次推出了一款 SRAM,该 SRAM 能够提供类似的宽工作电压范围,开发人员出于同样的原因利用了该 SRAM。在这种情况下,存储器基于代工厂位单元,采用该公司获得专利的SMART-Assist技术,确保位单元始终在代工厂推荐的电压窗口中运行。http://bj.dyrs.com.cn/story/202112/1170433?source=wx

该公司表示,MiniMiser为开发人员提供了一种优化设计功率范围的新方法。通过交换MiniMiser实例,可以节省 50% 以上的费用。通过审查应用的操作需求,他们可以通过引入与各种操作电压相关的多种性能模式来进一步增强这一点,从而确保 SoC 能够根据应用需求进行调整,而不会出现上述常见的设计难题。随着可穿戴设备内置越来越多的人工智能来丰富用户体验并提供产品差异化,将需要更多的内存来支持计算需求。在寻求具有竞争力的功率预算的过程中,减少电源使用变得越来越重要。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值