FPGA学习笔记
1T1R的通信菜鸟
这个作者很懒,什么都没留下…
展开
-
FPGA学习笔记(2) 串口发送模块uart_tx
FPGA学习笔记(2) 串口发送模块uart_tx1.串口发送原理介绍上图为窗口发送8位数据的原理,可以看出,平常不发送时候数据线处于高电平状态,开始发送时,出现开始标志即低电平,随后传输八bit数据,最后再通过停止位(高电平)来结束数据的发送。上图为参考小梅哥串口发送模块的设计,信号名称大致不变,接下来主要看代码设计。2.串口发送代码实现module uart_tx( clk, rst_n, data_byte, send_en, baud_set原创 2021-08-04 13:09:13 · 1027 阅读 · 0 评论 -
FPGA学习笔记(1)简单的时序逻辑电路——流水灯
FPGA学习笔记(1)简单的时序逻辑电路——流水灯 编程语言为Verilog HDL原理(1)设计一个计数器,使开发板上的4个LED状态每500ms翻转一次。开发板上的晶振输出时钟频率为50MHz,即时钟周期为20ns。这样可以计算得出500ms = 500_000_000ns/20ns = 25_000_000,即需要计数器计数25_000_000次,也就是需要一个至少25位的计数器(225>25_000_000>224)。且每当计数次数达到需要清零并重新计数。计数器的核心原创 2020-11-22 20:55:34 · 2960 阅读 · 0 评论