物联网工程设计与实践期末

这是一份关于物联网工程设计与实践期末考试的内容,涵盖了STM32的选择题和名词解释,涉及STM32的时钟源、中断优先级、定时器分类与数量、I/O配置、固件库概念、RTC、SPI、UCOSII和串口通信等知识点。还包含关于看门狗、DMA、固件库、RTC、SPI和串口通信的名词解释,并提出了关于STM32的定时器和ADC的编程题目。
摘要由CSDN通过智能技术生成

物联网工程设计与实践期末

选择题

  1. (单选题)STM32共有()个内部时钟源
    A. 2
    B. 3
    C. 4
    D. 5
  2. 假设有3个中断,中断 3抢占优先级 为 2,响应优先级为 1。中断 6抢占优先级为 3,响应优先级为 0。中断 7抢占优先级为 2,响应优先级为 0。那么3个中断的优先级排序是什么?
    A. 中断7>中断3>中断6
    B. 中断3>中断7>中断6
    C. 中断6>中断3>中断7
    D. 中断6>中断7>中断3
  3. (单选题)STM32F103ZET6共有 8 个定时器,共分为三类,以下不属于其中的为()
    A. 基本定时器
    B. 通用定时器
    C. 高级定时器
    D. 计数定时器
  4. (单选题)STM32F103ZET6基本定时器,通用定时器,高级定时器的数量分别为()
    A. 2 4 2
    B. 2 2 4
    C. 4 2 2
    D. 2 2 2
  5. (单选题)STM32F103ZET6 的8个定时器,挂在APB2上的是()
    A. 基本定时器
    B. 通用定时器
    C. 高级定时器
    D. 基本定时器和通用定时器
  6. (单选题)当STM32的I/O端口配置为输入时,()被禁止,()被激活。
    A. 输出缓冲器 施密特触发输入
    B. 施密特触发输入 输出缓冲器
    C. 弱上拉 弱下拉
    D. 弱下拉 弱上拉
  7. (单选题)固件库中的标志状态(FlagStatus)类型被赋予以下两个值()
    A. ENABLE或者DISABLE
    B. SET或者RESTE
    C. YES或者NO
    D. SUCCESS或者ERROR
  8. (单选题)固件库中的功能状态(FunctionalState) 类型被赋予以下两个值( )
    A. ENABLE或者DISABLE
    B. SET或者RESTE
    C. YES或者NO
    D. SUCCESS或者ERROR
  9. (单选题)所有的GPIO引脚有一一个内 部微弱的上拉和下拉,当它们被配置为( ) 时可以是激活的或者非激活的
    A.
  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值