自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(6)
  • 收藏
  • 关注

原创 ZYNQ Vivado2018 sdk 基于lwip库 UDP组播实现

一定要关闭MAC滤波功能,具体操作如下,1.打开 SDK 工程目录下文件 libsrc/emacps/src/xemacps.c。2.在函数 XEmacPs_Reset 中修改XEmacPs_SetOptions 函数中添加选项‐——“ XEMACPS_PROMISC_OPTION”至此,组播功能应该可以实现了。需要完整工程可以联系我。

2024-04-24 15:54:04 792

原创 自建坦克数据集

【Jungong Guofang实验室自建数据集】:坦克数据集,可用于坦克目标检测,小目标检测,可直接训练,支持YOLO算法。用于Python,目标检测,机器学习,人工智能,深度学习,坦克航拍识别。

2024-03-31 14:39:45 332 4

原创 时间敏感网络TSN是如何在以太网上进行改进的?

TSN(Time-Sensitive Networking)时间敏感网络是一种用于工业控制系统的网络通信技术。它是一个以太网标准,旨在解决实时和时间敏感应用程序的需求。TSN技术允许在同一个以太网网络上传输实时数据与非实时数据,并提供严格的时间同步和可靠性。TSN网络通过引入时间同步和流量调度机制,提供低延迟、高带宽、可预测性和可靠性的通信。它支持在网络中实现实时数据流的时间同步,确保数据在不同设备之间以确定的时间间隔传输。此外,TSN还使用流量调度机制来确保实时流量的优先传输,避免网络拥塞和数据丢失。

2023-08-02 11:07:24 501 4

原创 Open TSN 3.2之TSNSwitch3.2内部TSS模块 FPGA代码笔记(一)

时间敏感交换模块总体介绍,Open TSN 3.2,TSNSwitch3.2

2023-07-28 15:01:08 562 7

原创 OpenTSN (版本3.2)交换机和网卡硬件实现架构

Open tsn 时间敏感网络

2023-07-27 22:00:00 1166 2

原创 IEEE 802.1Qav 协议----基于信用的整形算法CBS

CBS的核心思想是通过赋予每个队列一个信用值来控制数据的传输调度,每个队列的信用值会随着时间的变化而变化,并且增加和减少的速率有相应的参数约束。通过基于信用的控制模式来实现为不同优先级流量预留带宽,保证传输延迟的上限。

2023-07-26 09:38:52 1133 4

FPGA设计实战演练(高级技巧篇)

一生中有幸成为新发现或新思想的一部分的机会屈指可数。某些思想或革新会极大地改变我们所生活的 世界。想一想如果生物科学家完成了整个人类基因的绘制 — 确定了DNA结构的最后一个基因,美国国 立卫生研究院实验室会作何感想。或者当Bardeen、Brattain和Shockley演示第一个引发通信变革的晶 体管时,贝尔实验室会有什么反应。 在过去的50年里,科学家和工程师取得了数量惊人的科技突破。他们提出的思想改变了我们的思维方式 和几乎每一件事情的做事方法。例如,连接研发中心计算机的愿望演变成了今天的互联网 - 对于这项 创新,很多人认为这是我们一生中所看到的最重要的、改变了商业、社会和政治状况的工具。 如今,我们能够再一次见证并分享这些罕见的技术发现。电子行业正在经历一场根本性的转变 - 从并 行I/O电路到串行I/O连接功能解决方案的转变。作为一种能够降低系统成本、简化系统设计并提供所需 的扩展性,从而满足新的带宽需求的手段,这种转变受到了各行业企业的推动。 Xilinx坚定地相信串行连接功能解决方案最终将应用到可能的电子产品的方方面面。简单地举几个例子, 这种解决方案可用于芯片到芯片

2023-11-16

CAN 总线的IP核设计

CAN 总线是一种成熟的串行通信总线,它具有可靠性高、稳定性好、抗干扰能力强、通信速率高、维护成本低、实时 性强、很好的开放性及数据兼容性等优点。 CAN 总线这些众多的优点使其广泛应用于工业自动化控制等领域。 其应用的 广泛性则进一步对 CAN 总线 IP 提出了需求。 同时以 IP 实现的 CAN 总线控制器所具有的通用处理器访问接口,良好的可 移植性等优点使其可以集成于各种嵌入式 SoC 设计中。 文中从 CAN 总线的规范和特点出发,提出了 CAN 总线控制器 IP 核的特点并定义了其功能,采用 Verilog 语言设计实现了 CAN 总线控制器 IP 核的功能,最后通过仿真和 FPGA 原型验证, 证明了设计实现的正确性。 目前 CAN 总线控制器 IP 核已经应用于 SOPC 和 SoC 的嵌入式应用设计中。

2023-10-24

最最新版金金盾2023视频加密系统免费版,需要自行下载

[使用前必读] 1、加密后的视频需要用附带的专用指放器指放: 2、更多使用说明请看附带的视频教程; [软件简介] 支持各种视频的高速编码加密与商速解码措放,加密后的文件自带解码器和指放器;可以加密各种视频音频格式文件(wmv,avi,mpe; rrmvb,mp,flv,vob等),加密后的文件可以通过离线方式援权播放,也可以通过网终方式援权指放,只然要加密一次就可以实现一机一码跨平台指放,据放平台支持windows,安卓,ios,Wac;

2023-10-23

FPGA 3GSDI 采集输出 DDR 3 缓存方案

SDI 接口即数字分量串行接口(Serial Digital Interface), 是 1989 年由 SMPTE(电影和电视工程师协会) 标准化的一系列数字视频接口。

2023-09-20

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除