全加器
半加器
半加器是一种电子逻辑电路,用于对两个一位二进制数进行加法运算,不考虑进位,只有两个输入端和一个输出端。在数字电路中,半加器是组成其他各种加法器的基础。
真值表
半加器的真值表如下:
A B S C
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1
其中,A和B是输入位,S是和输出位,C是进位输出位。
半加器的逻辑表达式为:S = A’B + AB’,其中A和B是输入,S是和输出,C是进位输出。
逻辑电路图可以表示为两个与非门组成的电路,其中A和B分别接两个与非门的输入,S和C分别接两个与非门的输出。
一位全加器
一位全加器是一种电子逻辑电路,用于实现两个二进制数的相加并求出和。它不仅可以处理低位进位,还能输出本位加法进位。多个一位全加器进行级联可以得到多位全加器。
一位全加器的完整真值表:
A B C S Co
0 0 0 0 0
0 0 1 1 0
0 1 0 1 0
0 1 1 0 1
1 0 0 1 0
1 0 1 0 1
1 1 0 0 1
1 1 1 1 1
其中,A、B为被加数和加数,C为相邻低位来的进位数,S为本位和,Co为向相邻高位进位数。