前言
最近在练习电赛的2019年D题简易电路特性测试仪(D 题) 的过程中,遇到了一个很有意思的现象。在分压网络之后接跟随器发现电压跟随器输出比输入大,即理论Vi=Voout的电压跟随器有了增益。在询问了学长请教了老师之后,我们大致把问题归结于阻抗不匹配。
趁假期先深入浅出研究一下信号发生器的输出阻抗匹配的问题。
信号发生器的输出阻抗
信号发生器的输出阻抗为50欧姆,一般为信号发生器内部电路已经决定的。
负载输入阻抗的调节
实验室使用的是鼎阳的SDG1032X,可以在操作界面中Utility-输出设置-负载调节负载的阻抗大小以适应不同场合的测量需求。(负载的阻抗有50欧姆和高阻两种,50欧姆档可以调节的范围为50Ω~100kΩ)。若调节为50欧姆输出,则信号发生器默认负载的阻抗为50Ω,信号发生器内部电压信号翻倍,若调节为高阻输出,则由于分压之后电压信号大多在高阻输出上,信号发生器内部电压信号保持不变。
与示波器的阻抗匹配
实验室的示波器是普源的MS05102,输入阻抗1M