笔记整理
文章平均质量分 57
Meiqi_H
这个作者很懒,什么都没留下…
展开
-
2021-10-26
修改日志2021年10月26日添加异步复位有关概念电路图的01转换推导1 异步复位同步释放复位就是高电平变成低电平。释放就是低电平变成高电平;这里假设低电平复位有效。异步复位同步释放的意思就是,在复位信号到来的时候不受时钟信号的同步;在复位信号释放的时候受到时钟信号的同步。异步复位同步释放代码//--------------异步复位 同步释放电路---------------------/*异步复位 同步释放复位就是高电平变成低电平。释放就是低电平变成高电平,这里假设低电原创 2021-10-26 18:17:28 · 136 阅读 · 0 评论 -
UVM-1
文章目录1.验证方法学概述1.1验证情况概述1.2 SV1.3 UVM2 类库地图2.1类库地图概述2.2 UVM核心类(10个)2.3 UVM类库地图3 工厂机制修改日志1.验证方法学概述1.1验证情况概述验证结构的复用和代码的复用很难;原有HDL缺乏随机约束和功能覆盖率;EDA公司开发出平台限定性语言 Specman/e和Vera;1.2 SV从2002年的SV3.0标准逐步发展成为IEEE-1800 SV2017标准;SV的核心是面向对象、随机约束、线程通信、功能覆盖率收集原创 2021-10-26 15:55:29 · 483 阅读 · 0 评论 -
ARM指令整理
1 ARM指令概述1.1 概述1.2 特点2 指令整理ARM的指令有很多很多,通过功能分类,我们可以大致统计为:接下来逐个分类整理介绍。2.12.22.32.4原创 2020-09-19 15:48:28 · 1545 阅读 · 0 评论 -
Cortex-M4的组件层次梳理与NIVC
1 Cortex-M4的不同层次1.1 main interface根据下图,Cortex-M4处理器支持两个层次结构进行集成或实现:①processor component level,处理器组件级,②CORTEXM4integration level, 集成级,CORTEXM4INTEGRATION.CORTEXM4 component level,contains the basic processor. This level includes optional components, con原创 2020-09-01 15:23:22 · 1500 阅读 · 0 评论 -
使用CMSDK生成基于Cortex-M4的总线结构
文章目录前言1 总线有关1.1 AHb有关概念1.2 需要用到的部分部件1.3关于remap2 实现示例2.1 步骤总结2.2 详细步骤总结前言下面内容可供参考,如有错误请指正。1 总线有关1.1 AHb有关概念Cortex-M系统设计工具包为示例系统提供了为低功耗和低延迟设计而设计的AHB和APB组件。首先,是总线的架构。AHB:Advanced High-performance Bus,用于高性能、高时钟工作频率模块。ASB:Advanced System Bus,用于高性能系原创 2020-08-29 17:02:46 · 4422 阅读 · 2 评论