ARM
文章平均质量分 92
DecJ
这个作者很懒,什么都没留下…
展开
-
高通平台GPU动态调频DCVS . 篇1 . Interface
高通平台的GPU内核驱动架构趋于稳定,代码和接口都具备通用性,故分析整理出来以供快速参考高通平台GPU内核驱动框架全称是 Kernel-Graphics-Support-Layer KGSL1. KGSL kernel interfacekgsl驱动所暴露出来的GPU相关常规控制接口位于 /sys/class/kgsl/kgsl-3d0 路径下/sys/class/kgsl/kgsl-3d...原创 2019-07-25 16:29:23 · 10666 阅读 · 0 评论 -
s3c2410 u-boot源码分析start.S
<br />转:http://blogold.chinaunix.net/u3/93782/showart.php?id=2067190<br /><br />根据board/samsumg/smdk2410下的u-boot.lds这个链接脚本知道u-boot启动的第一阶段函数是在cpu/arm920t/start.S。完成的功能主要包括<br />1:cpu自身的初始化:包括MMU,catch,时钟系统,SDRAM控制系统的初始话。<br />2:重定位:把自己从flash中搬到SDRAM 中<br />转载 2011-01-11 17:03:00 · 949 阅读 · 1 评论 -
s3c2410/s3c2440 中断异常处理--中断控制寄存器的角度
作者:蔡于清 www.another-prj.com 在进入正题之前,我想先把ARM920T的异常向量表(Exception Vectors)做一个简短的介绍。: ARM920T的异常向量表有两种存放方式,一种是低端存放(从0x00000000处开始存放),另一种是高端存放(从0xfff000000处开始存放)。关于为什么要分两种方式进行存放这点我将在介绍MMU的文章中进行说明,本文采用低端模式。ARM920T能处理有8个异常,他们分别是:Rese转载 2011-01-12 11:05:00 · 1728 阅读 · 0 评论 -
基于ARM的除法运算优化策略
<br /> 和4/8位单片机相比,ARM的性能和处理能力是遥遥领先的。但与之相应,ARM的系统设计复杂度和难度,较之传统的设计方法也大大提升了,同时也大大拓展了针对arm芯片特性进行优化的空间,例如针对指令流水线的优化、针对寄存器分配进行的优化等。 <br /><br /> arm在硬件上不支持除法指令,编译器是通过调用C库函数来实现除法运算的,有许多不同类型的除法程序来适应不同的除数和被除数。但直接利用C库函数中de标准整数除法程序,根据执行情况和输入操作数的范围,要花转载 2011-01-14 11:33:00 · 1672 阅读 · 0 评论 -
Introduction to I2C
Introduction to I2C David Kalinsky and Roee Kalinsky 7/31/2001 9:35 AM EDTIntroduction to I2CAn Inter-IC bus is often used to communicate across circuit-board distances. Here's a primer on the protocol.At the转载 2011-03-02 15:16:00 · 511 阅读 · 0 评论 -
ARM 经典40问答
<br />第1问:<br /> Q:请问在初始化CPU堆栈的时候一开始在执行mov r0, LR这句指令时处理器是什么模式<br /> A:复位后的模式,即管理模式。<br /> 第2问:<br /> Q:请教:MOV中的8位图立即数,是怎么一回事 0xF0000001是怎么来的<br /> A:是循环右移,就是一个0—255 之间的数左移或右移偶数位的来的,也就是这个数除以4一直除, 直到在0-255的范围内它是整数就说明是可以的!<br /> A:8位数(0-2转载 2011-02-15 09:32:00 · 834 阅读 · 0 评论 -
ARM博客
<br />标记下,回头方便找<br />http://blog.163.com/jk_new/blog/static/9954856220102155826110/<br /> <br />http://blog.163.com/jk_new/blog/#m=0原创 2011-03-15 15:30:00 · 376 阅读 · 0 评论 -
Translation Lookaside Buffer (TLB)
<br />原文地址:http://www.informit.com/articles/article.aspx?p=294.4 Translation Lookaside Buffer (TLB)<br />Every time the CPU accesses virtual memory, a virtual address must betranslated to the corresponding physical address. Conceptually, this translati转载 2011-04-29 17:29:00 · 1845 阅读 · 0 评论