自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 收藏
  • 关注

原创 Vivado LWIP协议栈中缓存不足的修改方法

ZYNQ lwip 内存空间的修改最近做项目时,需要在PS中使用LWIP协议栈,vivado中提供了移植好的lwip例程,这很方便,但他给的例程有很大局限性,我遇到的问题是tcp发送的缓存不够。导致发送的数据会丢失一部分,PS中会打印no space in tcp_sndbuf,经过测试,我发现每次调用tcp_write函数最多发送8192个bytes,而我一次最多需要发送18000+个bytes,经过查询,改动如下:打开如下界面:修改以下地方:就可以了。...

2022-04-14 13:04:43 1564 1

原创 针对FPGA的数据量化

针对FPGA的数据量化在FPGA中,一般不使用浮点数运算,浮点数运算开销太大,实在需要对小数运算的话,我们可以采用定点数的形式,例如(8,3)表示8位二进制数据中有3位表示小数部分举几个(8,3)定点数的例子 (皆以补码为例):8’b00001001 = 1.1258’b00001110 = 1.758’b11111111 = -0.125补码运算方法-24×0+23×0+22×0+21×0+20×1+2-1×0+2-2×0+2-3×0=1.125-24×0+23×0+22×0+

2021-01-15 19:40:02 5474 3

原创 毕业设计—基于FPGA的极化码译码研究

(毕业设计—基于FPGA的极化码译码研究)设计目标:希望可以通过这次毕业设计学到更多有用的东西极化码编译码的matlab系统仿真极化码译码的verilog语言实现使用python完成上位机搭建,对图片进行编码并通过TCP协议向下位机发送数据ZYNQ7020通过lwip协议栈接收数据并在pl部分完成译码译码后图片在通过HDMI接口输出到显示屏中学习产出:已经完成的工作有设计目标1和5(2021.1.8)接下来的任务:极化码译码的verilog语言,需要选择输入llr值的定点数

2021-01-08 15:51:29 1379 4

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除