FPGA
文章平均质量分 77
Polices张
区块链是21世纪最伟大的发明,细思极恐!
展开
-
FPGA四位频率计设计Verilog语言实现
设计任务: 用混合设计的方法设计一个4位频率计,主要设计模块为测频控制器、计数器、锁存器、译码器,显示器为7段LED显示管。并合理选择实验模式,进行下载测试。 //计数器模块modulejishu(clk,zamen,fuwei,jieguo1,jieguo2,jieguo3,jieguo4); inputclk; ...原创 2019-02-26 11:02:51 · 5539 阅读 · 4 评论 -
Verilog语言实现设计交通灯控制器
实验模块组成: (计数器+控制器)可以分开实现,最好一起实现避免接口对接时出错 译码器实验要求: 在十字路口两个方向各设一组红、绿、黄灯,显示顺序为:南北方向是绿、黄、红灯;东西方向是红、绿、黄灯。 要求红、绿、黄灯的持续时间分别为:10s...原创 2022-11-13 15:48:03 · 2095 阅读 · 0 评论