想问模拟ic这个大方向有什么细分吗?还有那些小的方向,每个小的方向的就业前景怎么样?

122 篇文章 153 订阅

近年来,许多行业已经生存得很艰难,纷纷开始缩招过冬,甚至是大批量裁人。而与此形成鲜明对比的是,几乎就在一夜之间,半导体行业从冷板凳变成了热饽饽,“芯片设计的招聘需求同比翻了 50%”。

IC模拟版图设计是门槛最低的IC设计方向,最低专科学历即可,其他IC设计大多要求研究生学历,且0基础小白经过几个月培训学习也可以成功转行,因此模拟版图是其他相关专业同学进入IC设计行业的大好机会。

多数业内人士一致认为模拟版图对转行新人最为友好,门槛相对较低,本科应届生毕业就能拿到10-15K月薪(不含年终),有的应届上甚至可以拿到25W+年薪,且有较为平稳的职业周期。

接下来,我们来分析一下,为什么模拟版图是一个看起来不显眼的岗位,却可以这么香?

一、模拟版图设计是什么呢?

模拟版图设计位于集成电路(Integrated Circuit,简称IC)设计流程的后端,其对应的基础工作岗位是版图设计工程师(Physical Design Engineer),也就是我们通常所说的Layout,属于模拟IC设计岗位的一种。

模拟版图设计工程师为专业版图设计人员,主要负责通过EDA设计工具,进行集成电路后端的版图设计和验证,最终产生送交供集成电路制造用的GDSII数据。

二、模拟版图主要做什么工作?

1.建立规范的工作环境

模拟版图工程师最核心的工作是画版图,但在任何工作之前都应该做好准备工作,让自己在工作中可以顺利,流畅,高效率的进行,项目前的准备工作对版图工作来说要显的更为重要的一些。

  1. 熟悉工艺

每个项目可能采用不同的工艺,每个工艺都有一些各自的特点需要特别去注意,哪怕是常用的工艺也需要去巩固一些基本的规则要求。

  1. 完成项目版图工作

版图工程师最主要的工作任务就是按时,按质量的完成布图工作。这对大多数版图工程师来说即是最简单的工作,也可能是最难的工作。

  1. JDV

JDV是版图数据送到工艺厂后,工艺厂返回的mask图像数据,用于IC设计公司检查数据的正确性。虽然JDV出错的几率很小,但是依然有可能人为出错的,JDV检查是IC流片前最后一次检查,所以还是需要严谨,细致的对待,防止动辄数十万的研发资金的损失。

  1. 改版

改版是在原有版图上进行优化,修改部分层次,改版是每个公司经常有的工作,是项目完成后的debug,对模拟版图工程师来说改版是相对轻松的工作。

  1. 完成工作报告

任何工程师的工作都离不开报告,版图工程师一样需要准备各种报告,一个优化的工程师都多少具备一些文案功底,这听起来有点为难作为理工生毕业的我们,实际上大可放心,咱们不需要妙笔生花把一份报告写的繁花似锦,版图报告是刻板,严肃的,每个公司都有其特定的格式和要求,任何人只需要按照要求完成就可以,基本没有个人发挥写作功底的余地。

  1. 制定工作流程

一个好的流程,对一个公司是极其重要的,属于企业文化的一种,好的流程可以提高工作效率,最主要的是人都会犯一些低级错误,而严谨的工作流程,会极大的减少人为的低级错误,版图工程师既要坚持执行流程,又要在工作中,制定,优化更加合理有效的流程。

  1. Meeting 沟通工作

和其他工程师一样,经常还有无穷无尽的会议要开,各种review,各种讨论。因为版图是一个严谨的活,如果你作为会议组织者,请记得事先做好充分的准备噢,不然很容易被人问住的,这会容易让你的同事鄙视的。

三、模拟版图需要掌握什么?

  1. 数电模电这是IC行业最基础的理论知识,掌握数电模电能更好地指导实践,帮你解决技术问题。2. 工具和环境Linux是基础的平台,需要熟练掌握大部分Linux命令和VI命令。

EDA是画版图的重要工具,现在用的大多都是cadence的virtuoso,一定要用得很熟练。

  1. 熟悉rule文件各种规则文件,是版图工作中必不可少的资料,只有熟悉这些rule和相关文档,才能在需要的时候高效率地解决版图上的各种问题。

  2. 英语能力使用到的软件界面、各类手册都是英文的,所以英文的听说读写能力很重要。

  3. 综合能力比如沟通能力、协调能力、执行力,都是作为layout工程师必不可少的素养。

另外,如果在学校里能有一次完整的版图设计及流片经历的话,还是很宝贵、很有价值的,很多工艺知识和底层结构也会理解得更清晰,对于找工作也是加分项。如果你没有机会参与,那不妨了解一下移知教育的实训项目。

四、模拟版图真有这么香?

模拟版图是电路设计和制造之间非常关键的一个环节。

有多关键呢?同样的线路,如果版图差的话就会导致芯片无法工作。

众所周知,芯片是靠真金白银堆出来的,性能和功耗都是用来衡量芯片的标尺。对于芯片设计来说,版图所做的版图布局规划等工作,也许更加偏向辅助性一些。

但版图工程师所做的工作,会在很大程度上影响芯片的性能、功耗和成本。性能更高、功耗更低、成本更低,资本家听了都要拍手叫好。

五、模拟版图发展方向及前景

芯片是各种精密电子设备的大脑,覆盖商用,民用和军用等。存储芯片是在计算任务执行期间贮存数据,也是设备所必须具备的。

IC行业是国家战略扶持、重点发展、自主创新、安全可控的行业。

芯片应用于智能手机,蓝牙耳机,无线WIFI,高速公路ETC,自动驾驶,机器人,工控芯片,CPU,MCU,DSP,ADC,DAC,DC/DC,AC/DC等。未来几乎所有行业都可能定制芯片,IC行业的发展前景十分广阔。

未来的发展,版图的上限可以很高,要成为资深layout ,可以横向拓宽在模拟验证/设计以及芯片制造封装的知识,深入了解工艺,半导体物理以及设计等,当版图水平达到到一定高度时,一样会钱途光明,年薪百万不是梦。

对于新人来说,刚毕业的时候,经验的学习是比高工资要重要多,前期吸收的经验越多,能力提升的越快后面工资涨幅越快,同时就算想转型,提升职业内涵也更加容易些。

  • 16
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
作为IC版图设计工程师,我将回答这个面试题。 首先,IC版图设计工程师是负责集成电路的设计和布局的。这个岗位需要具备深入的电子学和集成电路设计知识、熟练掌握EDA工具(如Cadence等),以及熟悉版图设计规则和方法。 关于常见的IC版图设计流程,首先需要根据设计需求,进行电路设计。然后,根据电路设计来规划和布局整个IC,在这个过程中需要考虑面积、功耗、时序等各种约束。接下来,进行版图设计,包括放置和布线,确保电路的正确连接和兼容性。最后,进行版图验证,确保设计的正确性和性能。 在面试中,可能会涉及以下题: 1. 你对版图设计有哪些了解? 2. 你有使用哪些EDA工具的经验? 3. 你在版图设计中常用的布局规则有哪些? 4. 如何解决版图设计中的功耗和时序约束? 5. 你在版图设计中遇到的挑战是什么?如何应对? 针对这些题,我可以回答的内容有: 1. 版图设计是集成电路设计中的一个重要环节,它涉及到电路的放置和布线,以及电路之间的连通性和兼容性。 2. 我有使用Cadence工具进行版图设计的经验,包括Virtuoso和Spectre等。 3. 布局规则包括电路的放置和吸引,电路组件的大小和排布,以及阻抗匹配和功耗分配等。 4. 功耗可以通过适当的电源管理和电源域设计进行控制,时序约束可以通过时钟树设计和时序优化等方法来满足。 5. 在版图设计中,可能会遇到电路的密度和连通性的题,以及各种器件模型和尺寸的选择。我会通过良好的规划和设计,以及遵循设计规则来应对这些挑战。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值