自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(80)
  • 收藏
  • 关注

转载 数字前端是什么?就业如何?学习路径怎么安排?一文搞定所有疑问!

现在最火的程序员职位是什么??我不得不告诉你,是优秀的数字前端!随着中兴事件和华为事件的爆发,国内掀起了一股芯片热,很多公司开始进军芯片设计领域,资金、技术开始大量涌入,芯片设计人才供不应求。数字前端已经取代了前几年红得发紫的移动开发者,成为程序员新贵!放眼全球,不仅在国内的互联网行业,在国外,数字前端工程师一样是需求旺盛、供不应求的香饽饽。这些高薪的热门岗位,竞争也是十分激烈;对于应聘者的要求也是十分高的,想要提升面试技巧,可至>>>移知PC端官网,资料下载专区,搜索“面试资料

2021-01-08 23:06:02 4002 1

原创 coresight(一)coresight简介

一、coresightcoresight是ARM公司提出的,用于对复杂的SOC,实现debug和trace的架构。该架构,包含了多个coresight组件。众多的coresight组件,构成了一个coresight系统。我们也可以根据coresight架构,实现自己的coresight组件。每个coresight的组件(component),都要遵循coresight架构的要求。1、 典型的一个coresight的环境以下是一个典型的coresight环境,包含了两个ARM core,一个DSP,和

2020-08-16 11:43:48 9303 2

原创 coresight(六) power requestor

如果没有power requestor,通过DAP,只能对整个coresight系统进行上下电操作,但是有了power requestor,可以对某些关心的组件,进行上下电操作,实现power的精细操作。以下是power requestor的框图,通过apb总线访问该组件,该组件通过cpwrupreq信号,向系统power发送请求,通过cpwrupack获取到系统power的状态。这里汇聚了众多优秀和资深的大咖,通过提供最接地气的实战课程,分享最实用的经验,为您职场学习和成长助力;

2023-01-28 11:01:11 72

原创 一个芯片工程师的ADC学习笔记 (二)

那么ADC转换是如何实现的呢?这是一个什么样的过程?

2023-01-09 11:42:24 157

原创 coresight(五) rom table

在一个soc中,有多个coresight组件,但是软件怎么去识别这些coresight组件,去获取这些coresight组件的信息了?这个时候,就需要靠coresight组件中,一个重要的组件,这个组件就是rom table。

2023-01-06 14:15:26 194

原创 给在校学生的科普文:数字芯片后端工程师的日常

看一看数字后端工程师的工作日常

2023-01-03 11:17:06 471

原创 转行后端都有哪些学习路径?

不论其后端这个方向好不好,后端很依赖工作经验,也就是短期不可能被替代,完全不用担心

2022-12-26 14:48:52 557

原创 数字后端入行门槛和条件?附入行进阶必读书籍丨建议收藏

初学者必读书籍,手把手打通你的任督二脉

2022-12-20 18:28:05 50

原创 建议收藏:数字后端笔试题,含解析

能力归能力,面试归面试,你永远不会知道面试官抛出来的会是什么样的问题。今天精选了一些数字IC后端面试题,希望移知的分享能让你少走些弯路,建议收藏。

2022-12-19 15:43:18 583

原创 看化工人如何成功转行的数字后端?

数字后端工程师是产业研发人オ,在公司可以说是项目的核心人员,该类人オ应需要具备扎实的专业知识基础与丰富的集成电路设计经验,能够独立芯片版图的布局布线设计,静态时序分析,功耗分析验证等。

2022-12-13 11:53:07 47

原创 入行必看:数字后端工程师有哪些就业机会?

其实数字后端在职场上被分了很多岗位,对于人员的侧重点要求不同。移知就为大家分享数字后端工程师有哪些就业机会?

2022-12-08 11:29:45 566

原创 集成电路模拟版图入门-转行模拟版图基础学习笔记(二)

模拟版图确实属于容易入门,吸引来很多想要转行IC行业的朋友,但需要掌握的知识点和技巧并不比设计少,属于门槛简单,上手不易,想要自学模拟版图似乎比较困难。

2022-12-06 10:46:42 358

原创 想转行做IC,却找不到适合自己的岗位?

没有一个比较好的学历,也没有一个很好的专业,到底有没有个岗位能够适合自己上手呢?

2022-12-02 11:22:36 327

原创 模拟版图设计工程师要学些什么?从入门到入行,你想知道的都在这里了

从入门到入行,你想知道的都在这里了

2022-11-28 13:40:35 383

原创 集成电路模拟版图入门——转行版图基础学习笔记(一)

T1管是用来控制T2管开关的。版图学习最好有一些工艺的基础,了解MOS的基本工作原理,比如PN结是怎么回事,电子空穴是什么,简单的知道CMOS制造流程,有了这个基础可以更好地入门。版图入门也是一个逐步的过程,一般是先知道最基础的一些东西,然后在项目里面磨练上手,项目是最好的磨刀石,遇到不同的问题,这些问题都会让你飞速成长。相较于设计而言,模拟版图确实属于容易入门的,但需要掌握的知识点和技巧并不比设计少,属于门槛简单,上手不易。,以及学习知识图谱,阅读下面的笔记,你一定会对模拟版图有更全面、更系统的了解。

2022-11-22 10:19:07 395

原创 零基础入行IC,选模拟版图还是数字后端?

想要从事芯片行业,到底该如何为选择?

2022-11-17 09:47:54 412

原创 移知丨一个芯片工程师的ADC学习笔记 (一)

我在做100MHz采样率这种数量级的SAR ADC的时候,我们的总电容其实都不大的,LSB电容不足1fF,整个SAR ADC的面积也很小,具体到CDAC,也就100*100左右。但是AC毕竟只是基于某个特定工作点的电路性能,实际中OP的输出输入都是有一定范围的,工作点偏了OP性能肯定也会发生改变,跑Tran,对Tran波形做DFT就能够知道信号的质量,DFT是对OP输出信号的线性度进行定量计算,反映了不同工作点情况下的OP性能参数变化(增益的变化、GBW的变化等)。有了初步参数,就可以仿了,然后再调。

2022-11-15 11:18:05 393

原创 “我竟是公司唯一一位女版图工程师”,跨行模拟版图学习要点分享

跨行模拟版图很难吗?女生会不会比较难理解?

2022-11-10 14:15:34 355

原创 IC工程师入门必学《Verilog超详细教程》(附下载)

世界上,主流的硬件描述语言有VHDL和verilog,而verilog在国内已经占据了绝对地位。因此,学习verilog 硬件描述语言就可以了。

2022-11-04 15:34:23 554

原创 高薪职位模拟版图,就业前景到底如何?

“零基础的门槛”、“岗位需求量大”、“高就业薪资”

2022-11-03 15:35:45 265

原创 锁向环到底是什么?是怎么进行倍频的?

每一秒要给处理器几亿个脉冲,就拿11代I7处理器来说,它的基本频率就可达2.5GHz,但在我们常规的认知中,频率的大小取决于晶振的频率,比如这个晶振的频率是16MHz,那么这个芯片的工作频率就是16MHz。那就电脑CPU来说,虽然它的主频是2.5GHz,也就是2500MHz,但是也没有这么高频率的晶振。它的应用极其广泛,就拿我们熟知的STM32来说,它采用的晶振虽然是8MHz的,那我们可以把它的时钟设置为72MHz,它就是经过了内部的锁相环电路进行了九倍频,然后我们的时钟就从8MHz变成了72MHz。

2022-11-01 17:57:59 233

原创 移知模拟版图就业班,直播教学+项目实战,两个月即可就业!

培养符合当代半导体企业要求的合格版图工程师

2022-10-27 10:27:21 1203

原创 建议收藏:模拟版图高频面试题,直通面试,Offer抢先拿!

直击模拟版图面试

2022-10-26 09:48:00 808

原创 模拟版图初学者必读书籍,手把手打通你的任督二脉(可下载)

想要入行模拟版图的同学不要错过~

2022-10-20 14:52:01 248

原创 关于锁相环(PLL)你必须要知道的事(附资料)

锁相环(PLL)已经成为模拟/射频IC必须要掌握的技能

2022-10-19 09:38:59 280

原创 为什么很多人跨学科也要转行模拟版图设计工程师?

模拟版图设计,内卷的IC秋招中,岗位中的黑马。

2022-10-11 18:00:27 688

原创 【揭秘】50K+验证工程师求职加分项——MCU芯片验证

从理论到实战,成为水平超高的IC验证工程师。

2022-10-10 10:11:12 1450

原创 求职必看:后端工程师就业公司选择解析

例如:你想从模块实现转岗成为顶层实现工程师,如果你在外企的话,很有可能人事会和你说“对不起,顶层实现是在美国的,已经做三四十年顶层实现,你不可能替代他。”那你的工作可能就是做模块了。其实上面这些问题都是我在这个行业那么多年,很多学员或者朋友经常问我的,那么我今天就来给大家讲一下这些问题,分析一下大小公司的优劣,以及大家在就业选择的时候需要注意的一些地方。分工比较明确,设计流程很完整,以及公司的牛人比较多,入职这种公司能够很快的去提升能力(你有任何问题,都能找到牛人去问,他们都能给你做一个解答)。

2022-09-28 11:43:35 1042

原创 验证工程师,掌握Cortex-M3 MCU芯片验证真的太太太……重要啦!

快速获得普通工程师需要2~3年才能得到知识和项目经验

2022-09-27 10:30:36 1444

原创 模拟版图太难学?【免费领】模拟版图入门必备知识图谱

最近有网友吐槽“模拟版图太难学了?”找了一堆资料,结果发现没有网上说的那么好学,在自学的道路上磕磕碰碰,甚至有点迷了路。更是有人在网上发布了相关《模拟版图之路》,记录分享这学习过程,摘要更是“模拟版图从入门到放弃”,引来了众多网友的围观。

2022-09-05 15:07:32 346

原创 数字IC必学之《Skill入门教程》

学会可以大幅度的减少去点击鼠标或者大量的重复性工作的时间。

2022-09-02 15:54:28 1254

原创 收藏:不能不刷的数字后端面试题,含解析

精选了10道数字IC后端面试题,希望能给大家带来帮助,建议收藏。

2022-09-01 13:46:06 812

原创 什么样的数字IC后端工程师能拿到高薪Offer?

看完后你也许对数字IC后端岗位还是一脸懵,到底什么样的数字IC后端工程师能拿到高薪Offer?很多希望成为数字后端工程师的同学面对今年的秋招都望而却步,害怕无法拿到企业的offer。这些都是大家非常关心的问题,也是必须要提前搞懂的。数字后端工程师是产业研发人オ,该类人オ应具备扎实的专业知识基础与丰富的集成电路设计经验,能够独立芯片版图的布局布线设计,静态时序分析,功耗分析验证等。希望能帮助各位同学面试势如破竹,对面试官进行360°的反击,吊打问你的面试官,让一同面试的同僚瞠目结舌,疯狂收割大厂Offer!.

2022-08-31 16:11:56 199

原创 数字ic验证门槛高吗?

学历本科的同学也不要气馁,有工作经验的本科生,还是可以找到验证工程师的职位的,而且有很多成功的例子的。毕业学校一般的同学也不要气馁,985高校毕业,肯定是有优势的,但毕竟每年毕业生不多,在现在IC行业整体缺人的大背景下,依然会招收学校排名一般的学生的;不管是想要转行学习的同学,还是想要继续精进的职场人,还是建议报一些系统的培训班提高学习效率的,毕竟专业系统的课程可以为我们节省很多材料收集整理的时间,老师答疑课也可以高效解决点对点的疑难杂症。现阶段,数字验证工程师主要还是以招聘研究生为主,本科生招的很少。..

2022-08-26 17:08:46 338

原创 FPGA可以转行数字IC验证吗?

③自身所在的公司在向芯片IC开发做转变(有了资本注入主动求变,或者被迫做业务升级),而原有的FPGA开发平台就需要做升级,员工被要求做技术换代升级(Verilog测试转向SV/UVM验证)。产业和教育的结合,是破解人才培养难题的最佳途径。简简单单两张图中的数据对比,大家就清楚为什么这么多FPGA果断跳槽IC验证了,对比FPGA的行业薪资水平,IC行业中的一些基础性岗位薪资也完全可以KO掉FPGA大多数岗位薪资。⑤IC验证目前是卖方市场,在国内(注意这个技术地理空间上的限定语)属于新世代的职位,且长期看好。

2022-08-25 10:51:05 476 1

原创 我转行做版图工程师,还是IC验证好呢?怎么选!一文秒懂

模拟版图设计处于IC设计流程的后端,属于模拟IC设计岗位的一种,随着国内集成电路产业的蓬勃发展,需要用到的岗位也越来越多,而每个芯片最终能够付诸于生产都离不开集成电路版图设计师的功劳,所以产业对这类人才是非常急需。相对来讲,版图工程师的入行门槛相对较低,对于低学历的理工科学弟学妹是比较友好的,以版图工程师为切入点进入芯片行业,是一个非常不错的选择。模拟版图设计工程师为专业版图设计人员,主要是通过EDA设计工具,进行集成电路后端的版图设计和验证,最终产生送交供集成电路制造用的GDSII数据。

2022-08-23 14:01:05 1329

转载 uvm中run_test

当一个子类,通过UVM的工厂机制创建类实例后,会将给子类的父类中的m_children,加入该类对象,而testcase的父类,就是uvm_root,因此当之前的testcase被工厂机制创建实例之后,就会将uvm_root的m_children中,加入该testcase的类对象,因此此时m_children的个数就不为0。在UVM-1.2中,获取uvm_root的单个实例,要通过uvm_coreservice_t的单个实例去获取。获取到uvm_root的单个实例,然后调用top的run_test函数。..

2022-08-15 11:23:44 804

转载 uvm中直接操作RTL信号

因此,UVM实现的各个操作RTL信号的函数,其实是通过DPI的方式,调用EDA工具提供的操作RTL信号的函数。另外,还有一个task,uvm_hdl_force_time,将指定的信号,force一段指定的时间,force完成后,读取信号的值,保存在value中。UVM提供了一种机制,可以直接对RTL中的信号进行操作,比如赋值,force,release。通过uvm提供的这些DPI,我们就可以在环境中,使用这些dpi,对RTL中信号的值,进行操作。芯片东西还是挺多的,要讲的也太多。...

2022-08-09 14:39:38 346

转载 UVM使用双顶层的用法

当验证甲和验证乙,分别验证完毕后,此时要进行IP级别的验证,那么此时IP集成的验证,就可以使用上面的双顶层方式,将模块A的uvm验证环境和模块B的uvm验证环境给集成到一起,进行IP级的验证,这样就实现了UVM环境的复用。通过以上的方式,就将2个uvm环境,给集成到了一个uvm环境中,并且可以通过仿真参数,+UVM_TESTNAME和+UVM_YOUR_TESTNAME,分别指定2个UVM环境,仿真需要跑的testcase。这样的话,每个uvm_test下面,可以有自己的uvm环境。...

2022-08-08 14:50:51 417

转载 UVM中如何让一个sequence发送两个包给两个sequencer

通过以上的实现,就可以在一个sequence中,发送两个包,每个包发送到对应的 sequencer上。注意,这里的赋值,不能在env的build_phase中进行。因为在build_phase中,ifu_agt和lsu_agt都没有执行过build_phase函数,内部的结构还没有建立,如果在build_phase中赋值的话,那么vir_sqr.ifu_sqr和vir_sqr.lsu_sqr都是空指针。在env的connect_phase,连接ifu_sqr,lsu_sqr的实例。但是接收的包类型不一样。.

2022-08-03 15:30:23 164

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除