自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(9)
  • 资源 (4)
  • 收藏
  • 关注

原创 PCB 封装与 3D 系列 03:LED

贴片封装尺寸有两种表示代码。一种尺寸代码是由位数字表示的代码,前两位与后两位分别表示电容的长与宽,以英寸()为单位。另一种是米制代码,也由位数字表示,其单位为毫米(

2024-05-05 11:42:16 507

原创 PCB 封装与 3D 系列 02:电容

贴片电容封装尺寸有两种表示代码。一种尺寸代码是由位数字表示的代码,前两位与后两位分别表示电容的长与宽,以英寸()为单位。另一种是米制代码,也由位数字表示,其单位为毫米(

2024-05-04 09:18:52 626

原创 PCB 封装与 3D 系列 01:电阻

贴片电阻封装尺寸有两种表示代码。一种尺寸代码是由位数字表示的代码,前两位与后两位分别表示电阻的长与宽,以英寸(inch)为单位。另一种是米制代码,也由位数字表示,其单位为毫米(mm)

2024-04-27 12:01:49 282

原创 Cadence 系列 01:Allegro 快捷键设置

HOME 环境变量Cadence 软件平台在系统变量中必须要设置 HOME 环境变量,在 Windows 中,打开环境变量对话框,可以看到 HOME 环境变量。HOME 路径下的文件包含了用户级的不同设置,比如快捷键设置文件(env),软件引导文件(allegro.ilinit)等。# 变量名:HOME# 变量值:D:\Cadence\SPB_Datapcbenv 文件夹pcbenv 是 HOME 路径下的二级目录,该目录下包含了很多软件设置的信

2024-04-20 21:56:05 274

原创 【STM32语音识别1】信号采集(麦克风、前置放大、模数转换)

【STM32语音识别1】信号采集(麦克风、前置放大、模数转换)1、麦克风本文采用驻极体电容传声器,这里从电路的角度分析其工作原理,见下图。E.M.C unit 将声波转换成交变电压,由于信号内阻大,所以需要 FET Impedance converter 进行阻抗变换,同时具有信号放大功能。33pF 和 10pF 电容防止射频干扰,涉及电容的谐振频率,一般来说分别对应 GSM-900 和 GSM-1800 频段。偏置电阻 RL 为 FET 正常工作提供直流偏置电压,详情参考 FET 放大电路。..

2020-08-22 20:17:12 15461 1

原创 【STM32语音识别2】预处理(分帧、加窗、预加重)

【STM32语音识别2】预处理(分帧、加窗、预加重)最近在做基于STM32的语音识别,先立个Flag,有空补上。。。

2020-08-20 22:13:08 2410 4

原创 【Verilog串口篇3】UART自定义应用层协议SLink实现多字节协议帧收发

Verilog自定义UART串口应用层协议SLink[上]本文从应用层出发,讲解自定义的通信协议,暂且命名为 SLink。底层的收发请参阅本人的另两篇博客:Verilog串口之UART接收模块及仿真、Verilog串口之UART发送模块及仿真。1、帧格式帧是什么?不知道的我想你来错地方了。一帧数据包括多个字节,每个字节的含义由通信协议规定,即为帧格式。帧格式中常用的元素有:帧头、数据长度、有效载荷、校验、帧尾等等,当然,我们大可不必拘泥于这些元素,增删名用(增补、删除、命名、运用),仁者见仁,智者见智

2020-07-29 21:12:50 2825

原创 【Verilog串口篇1】UART发送模块及Testbench仿真程序

Verilog 之 UART 串口发送程序设计及仿真本文从程序设计角度讲解 Verilog 串口 发送 程序设计思路以及相应仿真,串口原理及协议不是本文重点、协议本身也很简单,有兴趣的请参阅其它资料。 接收 部分请参阅本人的另一篇博客:Verilog 之 UART 串口接收程序设计及仿真。1、串口参数虽然是老生常谈,这里首先还是要说一下串口的相关参数: 波特率、数据位、停止位和校验 。归根结底,通讯最终在电路中传输的只有 “0”、 “1” 电平值,就像这篇博客,在内存中也是以 “0”、“1” 的方式存

2020-07-27 19:06:57 4535 1

原创 【Verilog串口篇2】UART接收模块及Testbench仿真程序

基于 Verilog HDL 的 UART 串口接收程序设计及仿真本文从程序设计角度讲解 Verilog 串口 接收 程序设计思路以及相应仿真,串口原理及协议不是本文重点、协议本身也很简单,有兴趣的请参阅其它资料。1、串口参数如果你用过串口通讯,那么对于 波特率、数据位、停止位和校验 应该并不陌生,因为在通讯之前,必须先设置这些参数。不过在程序设计中,还需要知道时钟频率,用来产生波特率。校验比较鸡肋,食之无味、弃之可惜,考虑到程序完整性,只给它留个位,并无作用。module UARTRecv #(p

2020-07-25 21:21:05 4404

Cadence-16-6-LED封装与3D模型

Cadence_16_6-LED封装与3D模型,详见文章《PCB 封装与 3D 系列 03:LED》 链接:https://blog.csdn.net/poetryTang/article/details/138462575

2024-05-05

Cadence-16-6-电容封装与3D模型

Cadence_16_6-电容封装与3D模型,详见文章《PCB 封装与 3D 系列 02:电容》 链接:https://blog.csdn.net/poetryTang/article/details/138434852

2024-05-05

Cadence-16-6-电阻封装与3D模型

Cadence_16_6-电阻封装与3D模型,详见文章《PCB 封装与 3D 系列 01:电阻》 链接:https://blog.csdn.net/poetryTang/article/details/138246088

2024-05-04

【Verilog串口系统】综合例程(串口发送模块,串口接收模块,多字节协议帧收发).rar

基于 Verilog HDL 编写的 UART 串口综合例程,包含仿真测试程序,开发环境为 Vivado。涉及串口发送模块、串口接收模块,以及多字节协议帧收发。相关说明请参阅本人的【Verilog串口系列】博客。博客地址: https://blog.csdn.net/poetryTang

2020-08-03

Verilog串口之UART自定义应用层协议SLink.rar

基于 Verilog HDL 编写的 UART 串口自定义协议 SLink 源程序,实现数据帧通信。 程序说明详见: https://blog.csdn.net/poetryTang/article/details/107671587

2020-07-31

Verilog串口之UART发送模块和仿真程序.rar

基于 Verilog HDL 编写的 UART 串口发送程序,包含仿真测试程序。 程序说明详见: https://blog.csdn.net/poetryTang/article/details/107611327

2020-07-27

Verilog串口之UART接收模块和仿真程序.rar

基于 Verilog HDL 编写的 UART 串口接收程序,包含仿真测试程序。 程序说明详见: https://blog.csdn.net/poetryTang/article/details/107584964

2020-07-27

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除