zedboard之基础理论

本文介绍了作者学习Zynq-7000 SoC的基础知识,包括设计流程(软硬件结合)、开发工具(XPS和SDK)及其在构建嵌入式系统中的作用。Zynq由双核ARM CPU和FPGA组成,强调了PS和PL的独立供电,并探讨了MIO和EMIO在PS与外部接口通信中的作用。
摘要由CSDN通过智能技术生成

本人之前只用过FPGA做过项目,最近对znyq-7000 产生了兴趣,几乎是从零开始学。

主要基于zynq-7000 Soc 的设计指南进行学习。(何宾)

书上内容太多,在此需要掌握的知识点进行总结,一些最基础的知识点不做详述(在这段不太忙的是时间里,持续更新)

设计流程


就是软硬件结合的过程。软件流程完成C语言的编写,编译,链接的过程,硬件流程完成HDL 设计输入,综合,仿真,实现。

主要利用XPS,可以将C语言生成的ELF 文件代码插入生成的FPGA比特流文件中,将其生成下载到FPGA 中。

对于简单了解可编程Soc的设计流程和开发环境,强烈建议完成Helloword的整个流程,具体在如下的链接当中(ISE)

https://blog.csdn.net/luoqindong/article/details/42968693

开发工具

回答: 调试Zynq FSBL时,您可以参考以下步骤。首先,您可以使用复旦微的FMQL45T900+88E1111进行调试。您可以参考复旦微的官方手册来了解如何使用FSBL+U_BOOT进行测试。请注意,官方手册可能存在一些问题,您可能需要多次尝试才能避开这些问题。在上板调试过程中,如果发现网络不通,请检查u-boot-2018.07-fmsh\drivers\net\phy\marvell.c中的函数m88e1111s_config(struct phy_device *phydev)。这个函数可能需要进行一些配置才能使网络正常工作。最后,您可以选择output.bif的存放地址,并选择生成bin文件或mcs文件。然后,按照顺序添加zynq_fsbl.elf(BootLoader)、bit文件和应用程序elf文件(如果有的话)。最终,您将生成用于固化的bin或mcs文件。希望这些信息对您的Zynq FSBL调试有所帮助。 #### 引用[.reference_title] - *1* *2* [MDIO总线+88E1111调试笔记](https://blog.csdn.net/Cfx1998/article/details/129954606)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^control_2,239^v3^insert_chatgpt"}} ] [.reference_item] - *3* [Zynq系列FPGA如何固化bit文件到QSPI_Flash](https://blog.csdn.net/HackEle/article/details/124679291)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^control_2,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值