stm32f7 uart DMA cache不一致问题解决

stm32f7 uart DMA cache不一致问题解决

我的代码,再DMA串口发送时没有问题,只有在DMA 串口接收时会发生cache与内存不一致情况。对我对代码有效对解决办法找到以下两种:
1)将cache设置成透传模式,同时在读取数据前调用SCB_CleanInvalidateDCache_by_Addr()函数。
网上写的资料里有四种方法,我的代码不知道为什么,必须用这个函数,用SCB_CleanDcache都不行。
2)将存放数据的数组,定义在IRAM2中,即u8 TEXT_FOR_RECE[10] attribute((at(0x20000000)));
但是keil的设置中不能勾选IRAM2,原因未知。
项目比较紧,等有空了再详细分析原因。

  • 2
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值