自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 资源 (6)
  • 收藏
  • 关注

原创 利用D触发器实现任意倍数分频(并使用Verilog验证)

利用D触发器实现任意信号分频我们都知道,利用D触发器可以实现分频,并且D触发器实现2的幂次方很容易,只要将它们简单的连起来就可以,那么如何利用D触发器实现任意倍数的分频呢?这里就需要对数电的知识有所了解了,这里就不阐述了,数电书翻一下就有的。这里我举个利用D触发器实现占空比为50%的7分频,看会了这个应该可以自己实现任意的倍数分频了,好了,废话不多说,进入正题。利用D触发器实现7分频原理...

2019-12-24 16:28:47 9998 3

原创 FPGA实现任意奇数分频

FPGA实现任意奇数分频奇数分频原理分析Verilog代码实现仿真验证奇数分频原理分析我们都知道用FPGA做偶数分频很简单,只需要用计数器计数到分频系数N的一半再减去1,不断去翻转分频的信号即可得到分频的信号,那么奇数奇数分频其实也是一样的,但是如果要得到占空比为50%的信号,那可能就需要处理一下才可以,下图为占空比为50%的3分频信号产生原理。Verilog代码实现module div...

2019-12-24 10:14:49 1125 2

PYNQ上实现BNN网络识别数字

在PYNQ上实现了一个简单的BNN网络,并对比了用FPGA加速和不用FPGA加速的时间,发现使用FPGA确实可以加速深度学习网络的识别。

2020-06-27

TCL培训教程_Jerkwin.pdf

本文是TCL教材的第三稿, 前两稿分别是《TCL的使用》和 《TCL培训教程》. 这一稿加入了不少内容, 是北研TCL兴趣小组共同 努力的结果. 本文详细介绍了TCL的各个方面, 特别对利用C\C++语言 扩展TCL命令作了详细论述. 本文附有大量实例.

2020-06-26

PIFA天线设计仿真.rar

本项目重点研究PIFA天线的小型化,利用已有的小型化技术,本项目提出一种运用表面开槽法来减小PIFA天线的体积,所选的工作频段为DCS1800,通过对PIFA天线的辐射片开槽处理,在保证天线的谐振频点不变时,可以缩小天线的体积。借助电磁仿真软件HFSS的设计和仿真,在已经设计好的PIFA天线的辐射金属片表面开槽,为了能够保持原来的工作谐振频点不变,可以发现PIFA天线的的尺寸明显减小。

2020-01-06

spi_verilog_master_slave_latest.tar.gz

该项目在Verilog HDL中提供SPI Mode-3主从模块。数据宽度为8位。它是为Xilinx Spartan 6合成的,时钟频率最高可达225MHz。最大SPI时钟(sck)频率为112MHz,由主时钟得出。来自主时钟的SCK缩放比例可以是2、4、8和16,也可以进一步减小。 SPI主模块以FSM(有限状态机)编码。从模块的设计就像移位寄存器一样。接口信号是SCLK(或SCK),MOSI,MISO和SS。SCK是由主设备生成的SPI时钟。MOSI是主机的数据输出,是从机设备的数据输入。MISO是从机数据输出,是从机数据输入。SS是从机选择低电平有效信号,它使总线中的从机设备处于激活状态。

2020-01-06

IIC_e2prom.zip

FPGA作为IIC器件的主机,EEPROM芯片作为从机,里面代码已经通过modelsim仿真过,并在板级验证过,通过signal tap看过了信号,验证完全正确。

2020-01-05

BCH编码与解码的simulink仿真

BCH的编码与解码,利用matlab的simulink实现,通过对加入与不加入BCH的编码模块产生的结果进行对比。

2018-12-21

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除