计算机组成原理
概述
硬件
-
集成电路
- 摩尔定律
软件
- 汇编
- c、c++、java
- python
发展趋势
- 微型 多用途
- 巨型 高速
基本知识
数据的表示与运算
-
进位计数器
- 10 2 16 8
- 真值与机器数
-
bcd代码
-
子主题 1
- 8421 码
- 余3
- 2421码
-
-
字符与字符串
- 7位ASII:耗费8位
数据的校验
-
奇偶校验码
- 原理
- 实现
-
海明校验码
- 思想
- 方法
-
循环校验码 crc
数字的表示
-
float
- IEEE标准
-
int
-
数据存储
- 大端
- 小端
-
…
运算符
-
加减乘除
- 加法器
- 减法器
-
强制转换
-
补码
存储系统
存储器与cpu的协同工作
- 存储的简单模型
- 与cpu的链接
- 双口ram 多模块存储器
- 高速缓冲
- 虚拟
半导体存储器
- 结构
- SRAM DRAM 工作原理
- rom的特点及其基本类型
基本概念
- 分类
- 性能指标
细节
-
主存的链接
-
地址总线 A
片选线-
用于并行获取数据
子扩展 -
译码器
译码片选法- 38译码
- 设定 设备
-
-
数据总线 D
数据线- 地址空间内的 数据位
-
-
双端口RAM
- 忙的信号
-
多模块存储器
-
cache
- 性能分析 数量级
指令
寻址
数据通路
总线
概念 分类
性能指标
- 传输周期
- 始终周期
- 工作频率
- 时钟频率
- 宽度
- 带宽
- 总线复用
- 信号线数
总线仲裁
-
分布仲裁
-
集中
-
链式的查询方式
- BR
- 饥饿现象
- 电路故障敏感
-
计数器
- 电路故障不敏感
- 控制复杂
-
独立请求
-
排队器 BS
- 速度快
-
单独的BR线
-
-
操作与定时
-
申请分配
-
寻址
-
传输
-
总线定时
-
同步
-
异步
-
互锁方式 tcp?
- 不
- 半
- 全
-
-
半同步
-
办分离
-
总线标准
IO、中断
组成及其控制方式
外部设备
IO接口
-
基本形式
-
端口及其编址
- 统一编制 占用系统总线
- 独立编制 占用IO中线
IO控制方式
-
程序查询接口
- 启动IO
- io准备
- 数据传输
- CPU继续工作
-
中断方式
- 启动Iio
io准备 - 处理中断程序
传输数据
CPU 隔离 主存 - CPU继续工作
- 启动Iio
-
DMA方式
-
在中断的基础之上
对主存的访问时机
交叉逻辑 -
传送长度计数器
- 用以分段传输
-
XMind - Trial Version
如需 xmind文档 来我空间下载吧
^ _ ^