ARM体系结构与编程(一)

第一章ARM笔记:
ARM芯片具有RISC体系的一般特点。例如:
1)具有大量的寄存器
2)绝大多数操作都在寄存器中进行,通过Load/Store的体系结构在内存和寄存器之间传递数据。
3)寻址方式简单。
4)采用固定长度的指令格式。
除此外,还采用了保证高性能的同时,尽量减小芯片体积,减低芯片的功耗。这些技术包括:
1)同一条数据处理指令中包含算数逻辑处理单元处理和移位处理。
2)使用地址自动增加(减少)来优化程序中的循环处理。
3)Load/Store指令可以批量传输数据,从而提高了数据传输效率。
4)所有指令都可以根据前面指令执行的结果,来决定是否执行,以提高指令执行的效率。
ARM体系的异常中断:
通过三种方式控制程序的执行流程:
1)正常下,每一条ARM指令,程序计数寄存器R15(PC)加四个字节;Thumb下加两个字节。
2)通过跳转指令,程序跳到特定的地址标号处执行,或跳到特定的子程序处执行。B跳转,BL跳转同时保存子程序返回地址,BX根据目标地址的最低位将程序状态切换到Thumb;BLX执行三个,跳转,保存子程序返回地址,根据最低位切换Thumb。
3)但异常中断发生时,系统执行完当前指令后,将跳转到相应的异常中断处理程序处执行。完成异常处理程序后回到发生中断的指令的下一条;进中断处理函数前保存执行现场,退出后要恢复现场。
异常中断的种类:
第三章ARM指令笔记:
数据处理指令的操作数的寻址方式:立即数方式、寄存器、寄存器移位
字及无符号的Load/Store指令的寻址方式:Load从内存读数据到寄存器、Store将寄存器数据保存到内存。
杂类Load/Store指令的寻址方式
批量Load/Store指令的寻址方式
协处理器Load/Store指令的寻址方式
ARM指令集分为6类:跳转指令、数据处理指令、程序状态寄存器(PSR)传输指令、Load/Store指令、协处理器指令和异常中断产生指令。
1)跳转指令:B、BL(带返回的跳转指令R14)、BLX、BX(带状态切换)
2)数据处理指令:MOV、MVN(求反传送)、CMP、CMN(基于相反数比较)、TST(位测试)、TEQ(相等测试)、ADD、SUB、RSB(逆向减法)、ADC(带位加法)、SBC、RSC(带位逆向减法)、AND、BIC(位清除 )、EOC、ORR
https://blog.csdn.net/zjy900507/article/details/79487583添加链接描述

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值