版图设计
记录好在学习版图设计的过程的收获
吃糙米饼的天然然
这个作者很懒,什么都没留下…
展开
-
版图设计与仿真
版图设计与仿真以D触发器为例首先添加instance,即设计好的DFF添加输入输出端口给两个输入端口,添加脉冲信号源V激励添加直流电源vdc给整个电路添加电源和地。即vdd和gnd完成信号源的设置后,进入ADE来进行仿真luanch-ADE在setup中设置design,选择要进行仿真的电路单元然后在model library中选择所需的模型文件,模型文件在PDK/model...原创 2020-04-05 13:10:09 · 3252 阅读 · 1 评论 -
版图提取EXT
什么是版图提取按照一定的规则定义,分辨出版图中的电学元器件和导线及他们之间的连接,将这些内容重新绘制出来为什么要做版图提取将版图中的电子元器件,线路等内容提取出来进行版图和电路图的对比验证同样需要在设计库根目录中运行,规则文件为DIVA.ext提取方法复制规则文件到根目录点击verify-ext设置参数(大体与drc相同)提取完成后自动升成视图文件view,类型为ex...原创 2020-04-05 13:10:42 · 1066 阅读 · 0 评论 -
复合逻辑门的布局布线总体方法
总体方法可先画出版图的棍棒简图根据棍棒图完成版图的绘制绘制版图步骤:绘制有源区和多晶,形成管子区域打孔:有源区与铝之间的孔,多晶和铝之间的孔;进行铝布线绘制衬底接触和阱接触绘制PMOS的N阱最后添加端口,先添加标签,再tools-create pin from label,再修改端口的方向...原创 2020-04-05 13:09:25 · 1028 阅读 · 0 评论 -
低级电路视图的Descend View的观察
Descend View 顾名思义就是在schemtic中可以查看,编译create的instance子电路的结构和原理。比如说我们已经设计好了一个反相器,现在我们需要另外设计一个buffer(反相器链)创建buffer的schemetic使用反相器搭建好反相器链菜单栏edit-hierachy一般使用descend edit和read这两个命令进行下级电路的编辑和检查。点击des...原创 2020-04-05 13:09:05 · 290 阅读 · 0 评论 -
CMOS电路的symbol视图建立
首先画好schemetic版图打开schemetic点击菜单栏的create-cellview-from cellview跳出symbol generation对话框,里面是根据电路图自动生成的引脚名称,一般不做修改,点击ok对symbol视图进行修改,一般来说partName和instanceName都不需要,可以删除。点击check and save,可以在library mana...原创 2020-04-05 13:08:53 · 1581 阅读 · 0 评论 -
版图LVS验证
版图LVS验证LVS是Dracula系统的关键部分,可以保证版图和电路逻辑的一致性;LVS验证能找出两种设计表述之间的任意差异,并且产生明确的报告供设计者分析LVS的步骤如图复制和修改验证文件:首先创建工作目录,lvs文件夹;复制规则文件到工作目录下,并修改验证文件insk和primary;复制版图gds文件到工作目录电路原理图netlist准备:在CIW中,点击file-ex...原创 2020-04-05 13:09:36 · 11091 阅读 · 1 评论 -
版图DRC验证
Dracula DRC验证DIVA 简单易用,过程完整较大规模的版图验证速度很慢Dracula 运算速度很快,功能强大;能提取和验证较大电路DRC流程如下图具体步骤复制验证文件创建DRC文件夹复制规则文件 dracula.drc到工作目录生成版图GDC文件:File-Export-Stream;stream out窗口中的gds名称要与单元名称一致,路径也是drc的工作路...原创 2020-04-05 13:10:28 · 7962 阅读 · 1 评论