版图LVS验证

LVS验证确保版图设计与电路设计一致,通过DIVA和DRACULA工具进行。涉及复制规则文件、设置参数、运行验证、错误分析等步骤,最后对错误进行修正并重复验证,确保设计准确性。
摘要由CSDN通过智能技术生成

为什么做LVS验证

检查版图设计与电路设计是否一致,包括元器件,端口,连线

DIVA LVS验证

  1. 复制规则文件
  2. 点击verify-lvs
  3. 设置参数: (电路网表和提取网表,所以要先做ext)在这里插入图片描述
  4. 点击run按钮开始运行,点击output打开输出文件;输出文件会列出layout文件和schemetic文件的网表,并且对线网,端口,器件进行比较;
  5. 错误分析:

在这里插入图片描述在这里插入图片描述

查看网表
7. verify-lvs
8. 点击右下角的information选项
9. 选择相应的netlist
10. 查看对比网表

DRACULA LVS验证

  1. LVS是Dracula系统的关键部分,可以保证版图和电路逻辑的一致性;
  2. LVS验证能找出两种设计表述之间的任意差异,并且产生明确的报告供设计者分析</
  • 6
    点赞
  • 64
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值