80386是一个32位的CPU,也就是它的ALU数据总线是32位的,同时它的地址总线与数据总线宽度一致,也是32位,其寻址能力达到4GB。从理论上说,当数据总线与地址总线宽度一致时,其CPU结构应该简洁明了。但是,80386无法做到这一点。作为X86产品系列的一员,80386必须维持那些段寄存器的存在,还必须支持实模式,同时又要能支持保护模式。
Intel选择了在段寄存器的基础上构筑保护模式,并且保留段寄存器16位。在保护模式下,它的段范围不再受限于64K,可以达到4G。
从8086的16位到80386的32位处理器,这看起来是处理器位数的变化,但实质上是处理器体系结构的变化,从寻址方式上说,就是从“实模式”到“保护模式”的变化。
在保护模式下,地址变换无非也就是查表、线性相加等方式。首先,CPU内部会初始化一个很重要的48位系统地址寄存器GDTR/LDTR/IDTR,以全局描述符寄存器GDTR为例:
GDTR 线性基地址 段限属性
根据这个线性的基地址,硬件可以找到描述符表的位置;然后段寄存器——现在被称作段选择符的高13位作为这个描述符表的偏移地址,找到里面一个相应的描述符,并将这个描述符装载入描述符寄存器中,这样就得到了相应的段基址;
描述符寄存器中的32位的段基址和32位偏移地址相加,即可以得到一个32位的地址,这个地址称之为线性地址。
接下来有两种情况:
(1) 如果分页机制被禁止,这个地址就是物理地址了。
(2) 采用分页机制。此时32位的线性地址分为3个部分,(10位)页目录索引 (10位)页表索引 (12位)偏移地址
首先高10位的页目录索引部分和CR3寄存器(它存放着页目录地址)结合,找到相应的页表的地址;然后根据中间的10位的页表索引,找到相应的页的起始位置;然后,根据低12位的偏移地址,在这个页中就可以找到对应的物理地址。
,