自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 资源 (2)
  • 收藏
  • 关注

原创 Quartus18.1 生成FIFO IP核过程详解

一、我对FIFO 和 IP核的理解1.什么是FIFOFIFO是英文First In First Out 的缩写,是一种先进先出的数据缓存器,相关详细介绍请自行网络。2.什么是IP核首先,可以确定的是IP就是 Intellectual Property(知识产权)的缩写。Quartus中提供的IP核就是已经设计好的模块化电路或者接口函数。其中一部分模块化电路需要根据实际需求配置参数,然后就生成了对应的IP核。二、FIFO IP核的生成过程1.在菜单栏中点击Tools>IP cat

2021-09-23 20:43:01 3224 1

原创 FPGA的RTL_Viewer图如何查看

一、以一小段时钟模块代码为例,说明一下RTL图如何查看,代码如下:--1s时钟模块Module_1Hz : process(clk) begin if(clk'event and clk='1')then if(cnt_50MHz=49999999)then cnt_50MHz<=0; else cnt_50MHz<=cnt_50MHz+1; end if; if(cnt_50MHz<=24999999)then clk

2020-09-10 14:40:26 7909 5

原创 基于VHDL的数码管动态扫描电路设计,四个数码管累加显示数字0000-9999,间隔1秒。FPGA型号:EP4CE6E22C8,开发环境:Quartus18.1

一、硬件设备是FPGA入门开发板EP4CE6E22C8,数码管的原理图如下: 段选信号abcdefh是低电平有效,其中h是数码管右下角的小数点。CC1-CC4为四个数码管的片选信号,也是低电平有效。二、数码管段选信号abcdefgh与数字0-9的对应表如下:abcdefgh电平 数字字符 0000 0011 0 1001 1111 1 0010 0101 2 0000 1101 3 1001 1001 4 0100...

2020-09-09 12:12:14 10078 2

原创 比特率与波特率的区别

比特率定义:在通信和计算机领域,比特率(Bit rate,变量Rbit)是单位时间内传输或处理的比特的位数。或者指信号(用数字二进制位表示)通过系统(设备、无线电波或导线)处理或传送的速率,即单位时间内处理或传输的数据量比特:bit 数据位,表示二进制数1或者0单位:通常单位为“位每秒”( bit/s, b/s),也写作bps(bit per second)。“b” 应该总是小写,以避免与“字节每...

2018-05-04 15:01:40 36911 6

ARM7学习知识点总结.xlsx

ARM7学习总结,ARM7寄存器汇总,以NXP的LPC2294为硬件基础,汇总了出CAN总线外的寄存器定义和功能描述,仅供参考,如有错误,望留言指正

2020-08-18

各种二极管三极管的封装图(文档)

各种二极管三极管的封装图,各种二极管三极管的封装图

2018-11-12

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除