![](https://img-blog.csdnimg.cn/20201014180756918.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
FPGA
文章平均质量分 55
mikenie
这个作者很懒,什么都没留下…
展开
-
计数器(调用ip核)
调用IP核实现计数器 打开Quartus II 创建新工程,步骤同https://blog.csdn.net/qq_43110479/article/details/115472241 引入ip核 如图,选择MegaWizrd plug-in manager 此处选择新建,然后在Arithmetic中找到LPM_COUNTER,选择后保存在项目的ip文件夹内(这里为了方便归类,顺便创建的ip文件夹,也可以放在其他地方,看个人喜好)。 引入之后便进行ip核的配置。output bus代表输原创 2021-04-24 11:14:05 · 1200 阅读 · 0 评论 -
3-8译码器
工程创建步骤和仿真设置步骤参考第一篇笔记:https://blog.csdn.net/qq_43110479/article/details/115472241 my3_8.v 代码 module my3_8(a,b,c,out); input a,b,c; output reg [7:0]out; always@(a,b,c)begin case({a,b,c}) 3'b000:out=8'b0000_0001; 3'b001:out=8'b0000_0010; 3'b原创 2021-04-10 11:24:24 · 322 阅读 · 0 评论 -
小梅哥FPGA视频学习笔记——开发流程
FPGA开发流程 设计定义 设计输入 分析和综合 功能仿真(理想仿真,实际存在逻辑延迟等) modelsim-altera软件 布局布线 时序仿真(时序约束,保证时序要求) modelsim-altera软件 IO分配以及配置文件的生成 配置(烧写FPGA) 在线调试 二选一案例 1、设计定义: 两个按键输入I/O(a,b) 输入按键按下时,LED灯与a端口状态保持一致;否则,LED灯与b端口状态保持一致 2、设计输入: module led_test(a,b,sel,led_out); input原创 2021-04-07 13:02:58 · 386 阅读 · 0 评论