【T31ZL智能视频应用处理器资料】

T31ZL是一款智能视频应用处理器,适用于移动摄像机、安全调查、视频通话、视频分析等视频设备。

T31ZL提供高速CPU计算能力,出色的图像信号处理。fluent 2048x2048分辨率视频录制。**CPU(中央处理器)**核心配备32kB指令和32kB数据一级缓存,以及128kB二级缓存,以1.5GHz运行,全功能MMU功能执行操作系统相关任务。CPU核心的核心是XBurst处理器引擎。XBurst是业界领先的微处理器核心,具有卓越的高性能和同类最佳的低功耗。还包括一个与IEEE754兼容的硬件浮点单元。

**VPU(视频处理单元)**核心是一个视频编码器引擎,设计用于使用HEVC(ISO/IEC 23008-2高效视频编码)和AVC(ISO/IEC 14496-10高级视频编码)标准处理视频流。它还支持使用JPEG标准(ITU T.81)的静态图像编码。T31ZL与片上视频加速引擎和后图像处理单元一起提供了高视频性能。编码支持AVC格式的最大分辨率2592x2048。高达40Mbit/s,2592x1920@25fpsISP(图像信号处理器)核心支持对来自原始传感器的图像进行出色的图像处理。它支持DVP。BT和MIPI接口。具有3A等功能。2D和3D去噪。WDR/HDR,镜头着色。它可以提供最高分辨率2592x2048分辨率的图像供查看或编码以存储或传输,以便更快、更方便地使用T31ZL,512M位DDR2集成在芯片上。

芯片内模块,如音频编解码器、多通道SAR-ADC控制器和摄像头接口,为设计人员提供了一套经济的视频应用外围设备。通过高速SPI和MMC/SD/SDIO主机控制器支持WLAN、蓝牙和扩展选项。

其他外围设备(如USB OTG、MAC、UART和SPI)以及通用系统资源为许多应用程序提供了足够的计算和连接能力。POR/看门狗XBurst(®1CPU s Hz.MIPS32 ISA,FPU)

【功能框图】
在这里插入图片描述

图1-1 T31ZL图

1.2【产品特点】
1.2.1CPU
·XBurst-1core
-XBurst FPU指令集支持单浮点和双浮点格式,与IEEE754兼容的
-XBurst 9级流水线微架构,工作频率为1.5GHz·MMU 32入口联合TLB 8入口指令TLB 8入口数据TLB
一级缓存32kB指令缓存32kB数据缓存。
硬件调试支持16kB紧耦合内存二级缓存128kB unify Cache

1.2.2视频处理器单元。
-支持DVT HEVC/AVC/JPEG编码器。
-支持高达20Mbit/s的HEVC和高达40Mbit/s的AVC,
-最大帧速率为1920x1080@60psor2592x1900@25fps 2
-最大尺寸高达2592x4096分辨率

1.2.3图像信号处理器
-动态/静态缺陷像素校正绿色均衡黑电平校正透镜着色校正3A(自动曝光/自动白平衡/自动聚焦)支持统计信息输出(3A)自适应动态范围压缩Demosic锐化拜耳去噪2D/3D去噪鑫同芯 颜色噪声抑制透镜畸变校正2D颜色校正3D颜色校正Fo Gamma校正·Defog,WDR 3独立图像定标器和输出裁剪,镜像和翻转支持最大分辨率:2592x2048

1.2.4智能LCD控制器基本功能
-显示尺寸高达800x600@60Hz、24BPP智能LCD接口6800(A型)和8080(B型)颜色
-支持高达16777.216(16M)颜色面板支持通过SLCD 8bit数据接口以两个周期传输565通过SLCD 8bit数据接口以三个周期传输888支持不同大小的显示面板支持内部DMA操作和直接写入寄存器操作

1.2.5视频输入。
-支持8/10/12位RGB拜耳输入。
-支持DVP。BT1120(串行模式)/BT656/BT601和MIPI CSI(2通道,高达1.5Gbps)。
-最大支持:2592x1900@25fps
-支持单传感器输入

1.2.6音频系统
-集成音频编解码器24位DAC,具有93dB SNR 24位ADC,具有92dB SNR支持信号端和差分麦克风输入和线路输入自动电平控制(ALC),用于平滑音频记录纯逻辑过程:无需混合信号层和更少的掩码成本可编程输入和输出模拟增益数字插值和抽取集成过滤器芯 采样率8K/12K/16K/24K/32/44.1K/48K/96K

1.2.7内存接口
-集成512M位DDR2片上静态内存接口支持6个外部芯片选择CS6-1#。每个存储组可以单独配置。静态存储组的大小和基址是可编程的,直接连接到8位总线宽度的外部存储器接口设备,或连接到每个存储组的外部静态存储器。读/写选通设置时间和保持时间段可以编程并插入到访问周期中,以通过等待引脚自动等待周期插入来实现与低速内存等待插入的连接,以防止在连续内存访问不同存储组时发生数据总线冲突,或在读访问后对同一存储组

1.2.8系统功能
-在芯片12/24/48MHZ振荡器电路上实现时钟生成和功率管理,一个三芯片锁相环(PLL),带有可编程乘法器CCLK、HHCLK、H2CLK。
-通过设置寄存器,可以单独更改软件的PCLK、HOCLK、DDR CLK、VPU CLK频率SSI时钟支持50M时钟MSC时钟支持100M时钟功能单元时钟选通关闭PO、ISP、VPU的电源。具有PWM输出和/或输入边缘计数器的IPU计时器和计数器单元提供八个独立通道,其中六个通道具有输入信号转换边缘计数器16位A计数器和16位B计数器,具有自动重新加载功能。每个通道支持中断生成,当A计数器下溢三个时钟源:RTCLK(实时时钟)。

-EXCLK(外部时钟输入)。选择PCLK(APB总线时钟),选择1,4,16,64256和1024个时钟分割。每个通道都有PWM输出
◆操作系统计时器控制器64位计数器和32位比较寄存器在计数器与比较寄存器匹配时支持中断生成两个时钟源:RTCLK(实时时钟)。HCLK(系统总线时钟)用1.4 16.64.256和1024个时钟划分选定的中断控制器,共64个中断源。每个中断源可以独立启用优先级机制,以指示最高优先级的中断。所有寄存器都由CPU访问。无掩码中断可以在睡眠模式下唤醒芯片。另一组源、掩码和待处理寄存器提供服务

◆看门狗定时器生成WDT重置16位数据寄存器,16位计数器时钟使用软件选择的输入时钟。PCLK、EXTAL和RTCCLK可以用作计数器的时钟。通过软件直接内存访问控制器,可以将时钟的分频比设置为1,4,16,64256和1024,支持多达32个独立DMA通道描述符或与以前的JZ SoC传输数据单元兼容的无描述符传输模式:1字节、2字节、4字节、16字节、32字节、64字节、128字节数据单元的传输数量:1~224-1独立源和目标端口宽度:8位、16位、,32位固定通道组的三个优先级:0-3,最高:4-11:中间:12-31:最低额外的INTC IRQ可以绑定到一个可编程DMA通道·SAR A//D控制器1通道分辨率:10位积分非线性:1 LSB微分非线性:t0.5 LSB分辨率/速度:最高2MSPS最大频率:24MHz低功耗:1.5mW(最坏)支持多点触摸检测支持写ct

1.2.9外设

-通用l/O端口每个端口可配置为输入、输出或备用功能端口每个端口可配置为低/高电平或上升/下降沿触发的中断源。每个中断源都可以独立屏蔽,每个端口都连接了一个内部上拉或下拉电阻器。可以禁用上拉/下拉电阻器GPIO输出3个中断,每个中断对应于组,INT·SMB控制器双线SMB串行接口由串行数据和串行时钟(SCL)组成双速标准模式(100 Kb/s)快速模式(400 Kb/s)设备时钟与pclk可编程SCL生成器主或从SMB操作相同7位寻址/10位寻址16级传输和接收FIFO中断操作可以连接到相同的设备数量SMB总线仅受400pF APB接口2个独立SMB通道(SMBO、SMB1)的最大总线电容的限制

● 一个高速同步串行接口(SFC)3协议支持:National的Microwire。TI的SSP。和摩托罗拉的SPI仅发送或仅接收操作MSB,首先用于命令和数据传输,和LSB first for address transfer 64 entries x 32 bit wide data FIFO one device select Configurable sampling point for Receipt Configurable timing parameters:TSCT和tss Configurable flash address wide是支持的传输格式:标准SPI仅支持两种数据传输模式:从属模式和DMA模式可配置6个阶段的软件流标准速度同步串行接口(SSI1)3协议支持:National的Microwire、TI的SSP、,和摩托罗拉的SPI全双工或仅传输或仅接收操作可编程传输顺序:MSB first或LSB first 128个条目深x 32位宽传输和接收数据FIFO可配置正常传输模式或间隔传输模式可编程时钟相位和极性用于摩托罗拉的SSI格式背对背字符传输/接收模式环回模式测试三种UART(UARTO、UART1、UART2)全双工操作5-。6-.7位或8位字符,可选无奇偶校验、奇偶校验和1.1%。或2个停止位64x8位传输n和接收

1.3【工艺特征】
工艺技术 22nm CMOS低功耗
供电电压 通用输入/输出:1.5~3.6V
DDR输入/输出:1.8V(DDR2)±0.1V
EFUSE编程:1.8V±10%
模拟电源1:1.8V±10%
模拟电源2:3.3V±10%
核心:0.8V±0.1V
封装 QFN 88
工作频率 1.5GHz

1.4【封装和引脚】
1.4.2.1概述T31ZL处理器采用QFN88封装如图2-1所示。T31ZL引脚到球的分配图2-2。详细的pin描述如表2-1
在这里插入图片描述

1.42.2焊接工艺T31ZL封装无铅。其回流曲线遵循J-STD-020C中包含的IPC/JEDEC无铅回流曲线。

1.4.2.3湿敏等级T31ZL包装的湿敏等级为3级。

由于君正资料管制;更详细SDK需要专案申请;

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值