很好,剩下的已经不多了!坚持!学习是一种信仰!不过这一节有一点是比较好的就是偏了解也就是记住一些知识点,而不是理解并灵活运用的那种程度,所以比较轻松一些。当然了,也不是说这一节不重要,每年基本都会出一些计算题的,不过只要记清概念,不难算的。
目录
*表示考纲外的内容,自己高兴看就看,不高兴看就别看
概念与分类
总线的特点
下图就是一个主板的实物图,鼠标所在的黑色区域就是总线的接口
总线的特性
这个最多出个选择题,眼熟就行了:
这个和计网的物理层比较相似,可以联系记忆一下
总线的分类
上面是总体的分类,下面会具体地说明:
按数据传输格式
往往最终的串行传输快 !
按总线功能
系统总线的数据、地址总线每条线都是等价的,控制总线不一样,所以控制总线是有的出有的入。
时序控制
目前只需要知道它分为同步和异步控制,将在操作和定时小节详细说明。
系统总线的结构
单总线结构
这里需要注意的就是单线是指只有“一组”线
双总线结构
①这个通道的学名应该叫做:“南桥”——主板上一个芯片,好多I/O设备和硬盘都是走南桥,再到内存条 (也可以理解为一种微型CPU)
其实有南桥就会有北桥,不过在计算机的发展过程中北桥已经消失了,知道这一点即可。
②所谓的主存总线的突发传送就是给出一个首地址,之后能受到一系列数据。
三总线结构
因为有些I/O设备速度快,有些慢,所以诞生了三总线结构。
所谓的工作效率低的原因就是三条总线,但是同一时刻只能有一条总线可以运行:比如CPU管I/O总线的时候,主存总线和DMA总线就不可以发送数据。毕竟这套系统的目的是提高I/O设备的性能嘛。
四总线结构
这个东西知道有就行,不重要(反正王道没有认真讲)
总线的性能指标
举个例题:
这个和计网什么接近,可以复习的时候一起。
之前关于串行与并行速度的高低我们没有详细说明,现在我们结合刚刚的知识来解释一下:
其实很显然,一个计算机的空间就那么大,总线宽度就是现实的线数,所以只有频率相对来说可以提高无上限,但是并行因为信号干扰又不能把频率提升得太高!
下面再来一张芯片的实物图给大家对比看一下:
这是单片机8086,这些金属引脚是要插入到总线里面去的。
总线仲裁*
这个内容已经在408大纲里面删除了,其他的相关大纲有没有删除就不清楚了,作为一个准备考研的人,还是有必要自己去了解具体情况的。所以因为是根据408大纲写的这系列文章,这一节我就不写了(才不是因为偷懒!)。虽然实际上我可能不会去考408的,而是去考其他不参与统考的学校,但是我依然不写,因为这一节的视频不长,就20分钟,很快的。
对于这一小节还是整一句概括吧:解决多个设备争用总线的问题!
总线操作和定时
总线传输的四个阶段
总线的四种定时方式
同步定时方式
异步定时方式
同步与异步的比较就是有点像自驾游与跟团的区别,前者略快,但是后者更稳!
①不互锁的双方是不负责的,因为如果通信路上它们传送的信号断了,自己也不管,对方也收不到!
②半互锁在这样的情况下会比较麻烦:请求发出了,请求方一直在等回复,维持这个信号,但是回答方也回复了一次,只不过因为线路问题,这个回复一直没有收到,但是回答方只回答一次,这就是回答方不负责了。
③全互锁就和计网的“三次握手”比较接近了。
下面看一道例题:
波特率有时候会同比特率混淆 ,实际上后者是对信息传输速率(传信率)的度量。比特率指单位时间内通过信道传输的信息量(也称为位传输速率),即单位时间内传送的二进制位数,用来表示有效数据的传输速率
上图中比特率只要算绿色的部分,波特率是全要算。
下面就是非考纲部分的内容,不过这次我不省略了,反正都写到这里了。
半同步通信*
分离式通信*
总线标准
下面的内容就是一些实物图和讲解,我感觉有兴趣了解的同学自己看一下视频即可,考试不会考这种的。