一、概述
FPGA图像缩放方案,本文是基于HSL实现的图像缩放、应用为单路视频图像缩放,输入视频为MIPI视频缩放。设计基于xilinx的mpsoc4ev的fpga开发板实现mipi摄像模块采集,两 lane 的 MIPI 输入,MIPI 摄像头配置为 RAW10 输出,添加缩放模块,最后通过dp输出;
免责声明
本工程及其源码即有自己写的一部分,也有网络公开渠道获取的一部分(包括CSDN、Xilinx官网、Altera官网等等),若大佬们觉得有所冒犯,请私信批评教育;基于此,本工程及其源码仅限于读者或粉丝个人学习和研究,禁止用于商业用途,若由于读者或粉丝自身原因用于商业用途所导致的法律问题,与本博客及博主无关,请谨慎使用
二、vitis vision库resize文件分析
在 Vitis Vision 库中,有多个函数用于处理图像的缩放操作。这些函数包括 xf::resize、xf::resize_down_area、xf::resize_nn_bilinear 和 xf::resize_up_area。它们在功能和适用的缩放场景上有所不同。以下是这些函数的区别和用法:
1. xf::resize
xf::resize 是一个通用的图像缩放函数,支持多种插值方法,如最近邻插值、双线性插值等。你可以通过参数选择适合的插值方法。
用法示例: