【quartus13.1/Verilog】swjtu西南交大:计组课程设计

本文介绍了如何使用VerilogHDL设计并实现一个简单的处理器模块,配合存储器模块构建计算机核心部件,包括底层处理器设计、存储器模块调用、顶层系统连接以及指令流程分析。还提到存储器元件lam_RAM_DQ的配置和波形图的生成,附有源代码下载链接。
摘要由CSDN通过智能技术生成

实验目的:

通过学习简单的指令系统及其各指令的操作流程,用 Verilog HDL 语言实 现简单的处理器模块,并通过调用存储器模块,将处理器模块和存储器模块连接形成简 化的计算机核心部件组成的系统。 二. 实验内容 1. 底层用 Verilog HDL 语言实现简单的处理器模块设计。 2. 调用存储器模块设计 64×8 的存储器模块。 3. 顶层用原理图方式将简单的处理器模块和存储器模块连接形成简单的计算机核心 部件组成的系统。 4. 将指令序列存入存储器,然后分析指令执行流程。

插入存储器模块元件:

1.右击,insert-symbol

2. 

3.下翻

处理器与内存连接

注意 :lam_RAM_DQ右上角的参数表,要和你的设计符合,比如要制定其初始化内容的文件,cpu_mem.mif,地址位宽和输出的位宽等

lam_RAM_DQ有一个outlock,不想要显示的话右击。打开properties,改成unused

存储器

波形图 

源文件下载icon-default.png?t=N7T8https://download.csdn.net/download/qq_61814350/87924713?spm=1001.2014.3001.5503 

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

guts350

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值