计算机组成原理期末复习-选择题

~~01|06|2|2|

^^单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(  )。

A、堆栈寻址方式  B、立即寻址方式  C隐含寻址方式  D、间接寻址方式

^^C

~~01|08|2|2|

^^从信息流的传输速度来看,(  )系统工作效率最低。

A单总线    B、双总线    C、三总线    D、多总线

^^A

~~01|04|2|2|

^^常用的虚拟存储系统由(  )两级存储器组成,其中辅存是大容量的磁表面存储器。

A、cache-主存  B主存-辅存  C、cache-辅存  D、通用寄存器-cache

^^B

~~01|01|1|2|

^^从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(  )计算机。

A、并行    B·诺依曼    C、智能    D、串行

^^B

~~01|04|2|2|

^^直接映射Cache的主要优点是实现简单。这种方式的主要缺点是(  )。

A、它比其他Cache映射方式价格更贵

B如果使用中的2个或多个块映射到Cache同一行,命中率则下降

C、它的存取时间大于其它Cache映射方式

D、Cache中的块数随着主存容量增大而线性增加

^^B

~~01|04|1|2|

^^特权指令是由(  )执行的机器指令。

A、中断程序    B、用户程序    C操作系统核心程序    D、I/O程序

^^C

~~01|09|1|2|

^^为了便于实现多级中断,保存现场信息最有效的办法是采用(  )。

A、通用寄存器    B堆栈    C、存储器    D、外存

^^B

~~01|09|1|2|

^^中断向量地址是(  )。

A、子程序入口地址                B中断服务程序入口地址

C、中断服务程序入口地址指示器    D、例行程序入口地址

^^B

~~01|05|1|2|

^^用于对某个寄存器中操作数的寻址方式为(  )。

 A、直接    B、间接    C寄存器直接    D、寄存器间接

^^C

~~01|04|1|2|

^^某机字长64位,1位符号位,63位表示数值,若用定点整数表示,则最大正整数位(  )。

A +(263-1)    B、 +(264-1)    C、 -(263-1)    D、 -(264-1)

^^A

~~01|04|2|2|

^^某机字长32位,存储容量1MB,若按字编址,它的寻址范围是(  )。

A、 0—1M    B、  0—512KB    C  0—256K    D、  0—128KB

^^C

~~01|09|1|2|

^^在关中断状态,不可响应的中断是

A、硬件中断      B、软件中断  C、可屏蔽中断    D、不可屏蔽中断

^^C

~~01|09|1|2|

^^周期挪用方式常用于(    )方式的输入/输出中。

A、 DMA     B、中断    C、程序传送    D、通道

^^A

~~01|09|1|2|

^^在统一编址方式下,下面的说法(    )是对的。

A、一个具体地址只能对应输入/输出设备  

B、一个具体地址只能对应内存单元  

C、一个具体地址既可对应输入/输出设备又可对应内存单元  

D、一个具体地址只对应I/O设备或者只对应内存单元

^^D

~~01|09|2|2|

^^采用DMA方式传递数据时,每传送一个数据就要占用一个(   )时间。

A、指令周期     B、时钟周期      C、机器周期      D、存储周期

^^D

~~01|09|2|2|

^^在链式查询方式下,下面说法正确的是(  )。

A、设备优先级的高低与该设备在链中所处的位置无关  B、设备优先级的高低由该设备在链中所处的位置决定  C、靠近CPU的设备优先级低  D、以上说法都不对

^^B

~~01|05|3|2|

^^若指令系统中未设置乘除和浮点运算指令,要让这台计算机完成上述运算,可采用(  )(多项)。

A、软件子程序来实现     

B、设置扩展运算部件作为外选件,当作外围设备,用I/O指令或传送指令调用     

C、设置扩展运算部件,用DMA方式来实现     

D、高级语言的一条语句来实现  

^^AB

~~01|05|1|2|

^^若某机指令系统采用等长(或定长)操作码结构,当OP为8bit时,则允许定义的指令条数为(  )。

A、64     B、256     C、8     D、16

^^B  

~~01|02|3|2|

^^假定变量i、f和d的数据类型分别为int、float和double(int用补码表示,float和double分别用IEEE754单精度和双精度浮点数格式表示),已知i=785,f=1.5678e3,d=1.5e100。若在32位机器中执行下列关系表达式,则结果为“真”的是(  )。

I.i==(int)(float)I   II.f==(float)(int)f   III.f==(float)(float)f   IV.(d+f)-d==f

A、仅I和II   B、仅I和III   C、仅II和III   D、仅III和IV

^^B

~~01|06|3|2|

^^下列寄存器中,汇编语言程序员可见的是(  )。

A、存储器地址寄存器(MAR)    B、程序计数器(PC)

C、存储器数据寄存器(MDR)    D、指令寄存器(IR)

^^B

~~01|06|3|2|

^^下列选项中,不会引起指令流水线阻塞的是(  )。

A、数据旁路(转发)  B、数据相关   C、条件转移   D、资源冲突

^^A

~~01|08|3|2|

^^下列选项中的英文缩写均为总线标准的是(  )。

A、PCI、CRT、USB、EISA       B、ISA、CPI、VESA、EISA

C、ISA、SCSI、RAM、MIPS      D、ISA、EISA、PCI、PCI-Express

^^D

~~01|09|3|2|

^^单级中断系统中,中断服务程序内的执行顺序是() 

I.保护现场  II.开中断  III.关中断  IV.保护断点  

V.中断事件处理  VI.恢复现场  VII.中断返回 

A.IàVàVIàIIàVII    B.IIIàIàVàVII

C.IIIàIVàVàVIàVII   D.IVàIàVàVIàVII

^^A

~~01|06|2|2|

^^某计算机的指令流水线由4个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns、80ns、70ns和60ns,则该计算机的CPU时钟周期至少是(  )。

A、90ns      B、80ns      C、70ns        D、60ns

^^A

~~01|04|3|2|

^^某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块),每个主存块大小为32B,按字节编址。主存129号单元所在主存块应装入到的Cache组号是(  )。

A、0     B、1     C、4     D、6

^^C

~~01|04|3|2|

^^某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K*8位的ROM芯片和4K*4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片和RAM芯片数分别是(  )。

A、1、 15      B、2、 15     C、1、 30    D、2、 30

^^D

~~01|04|3|2|

^^某机器字长为16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移字段。假定取指令时,每取一个字节PC自动+1。若某转移指令所在主存地址为2000H,相对位移量字段为06H,则该转移指令成功转移后的目标地址是(  )。

A、2006H    B、2007H    C、2008H    D、2009H

^^C

~~01|01|3|2|

^^冯诺依曼计算机中数据和指令均以二进制形式存在存储器中,CPU区分它们的依据是(  )。

A、指令操作码的译码结果   B、指令和数据的寻址方式   

C、指令周期的不同阶段     D、指令和数据所在的存储单元

^^C

~~01|09|3|2|

^^下列选项中,在I/O总线的数据线上传输的信息包括()。

   I、 I/O接口中的命令字   II、 I/O接口中的状态字  III、中断类型号 

   A、仅I、II   B、仅I、III   C、仅II、III   DIIIIII

^^D

~~01|09|3|2|

^^某计算机处理器主频为50MHz,采用定时查询方式控制设备AI/O,查询程序运行一次所用的时钟周期数至少为500。在设备A工作期间,为保证数据不丢失,每秒需对其查询至少200次,则CPU用于设备AI/O时间占整个CPU时间的百分比至少是() 

A、0.02%   B、0.05%   C0.20%   D、0.50%

^^C

~~01|09|3|2|

^^某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2M1M0Mi=10≤i ≤4)表示对Li级中断进行屏蔽。若中断响应优先级从高到低的顺序为L4àL0àL2àL1àL3,则L1的中断处理程序中设置的中断屏蔽字是() 

 A.11110   B.01101  C.00011  D.01010

^^D

~~01|04|3|2|

^^某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32B,按字节编址。主存129号单元所在主存块应装入到的Cache组号是(  )。

 A.0   B.1   C.4  D.6

^^C

~~01|04|3|2|

^^设有一主存-Cache层次的存储器,其主存容量为1MB,Cache容量为16KB,每字块为8个字,每字32位,采用直接地址映像方式,若主存地址为35301H,且CPU访问Cache命中,则该主存块在Cache的第( )字块中(Cache起始字块为第0字块)。

A.152    B.153    C.154     D.151

^^A

~~01|04|2|2|

^^双端口存储器在()情况下会发生读/写冲突

 A.左右端口的地址码不同    B.左右端口的地址码相同

 C.左右端口的数据码相同    D.左右端口的数据码不同

^^B

~~01|04|3|2|

^^某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K*8位的ROM芯片和4K*4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是( )。

A.1、15  B.2、15   C.1、30   D.230

^^D

~~01|04|3|2|

^^某计算机存储器按字节编址,主存地址空间大小为64MB,现用4MB*8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少为( )。 

A.22位  B.23位  C.25位  D.26 

^^D

~~01|04|3|2|

^^某容量为256MB的存储器,由若干4M*8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是( )     

A  19       B  22     C  30    D  36

^^A

~~01|04|3|2|

^^假定用若干个2K*4位的芯片组成一个8K*8位的存储器,则地址0B1FH所在芯片的最小地址是(  )。

A.0000H   B.0600H   C.0700H   D.0800H

^^D

~~01|04|3|2|

^^对64K*8位的DRAM采用异步刷新方式,若单元刷新间隔不超过8ms,则刷新信号周期是(  )。

A8*106/28 ns   B、8*103/28 ns   C、8*106/216 ns   D、8*106/210 ns

^^A

~~01|04|3|2|

^^下列各类存储器中,不采用随机存取方式的是(  )。 

A、EPROM   BCDROM   C、DRAM   D、SRAM

^^B

~~01|04|3|2|

^^下列关于闪存(Flash Memory)的叙述中,错误的是(  )。

  1. 信息可读可写,并且读、写速度一样快 

B. 存储元由MOS 管组成,是一种半导体存储器 

C. 掉电后信息不丢失,是一种非易失性存储器 

D. 采用随机访问方式,可替代计算机外部存储器

^^A

~~01|04|3|2|

^^下列有关RAM和ROM的叙述中,正确的是 

IRAM是易失性存储器,ROM是非易失性存储器 

IIRAMROM都采用随机存取方式进行信息访问 

III、RAM和ROM都可用作Cache

IV、RAM和ROM都需要进行刷新 

A、仅III   B、仅II和III   C、仅I、II和IV  D、仅II、III和IV

^^A

~~01|06|3|2|

^^在高速计算机中,广泛采用流水线技术。例如,可以将指令执行分成取指令、分析指令和执行指令3个阶段。不同指令的不同阶段可以 重叠执行,各阶段的执行时间最好( ①  ),否则在流水线运行时,每个阶段的执行时间应取( ②  )。

可供选择的答案:

①A、为0   B、为1个周期  C、相等  D、不等

②A、3个执行阶段时间之和      B、3个阶段执行时间的平均值  

C、3个阶段执行时间的最小值  D、3个阶段执行时间的最大值 

^^CD

~~01|06|3|2|

^^微程序控制器的组成部件有(  )。(多选)

A、指令寄存器IR,程序计数器PC和状态字寄存器PSW     

B、微指令寄存器UIR     C、控制存储器CM     

D、微地址UAR和微地址形成部件 

^^ABCD

~~01|06|3|2|

^^以下叙述中,正确的是:(多选)

A、同一个CPU周期中,可以并行执行的微操作叫相容性微操作       

B、同一个CPU周期中,不可以并行执行的微操作叫相容性微操作      

C、同一个CPU周期中,可以并行执行的微操作叫相斥性微操作      

D、同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作 

^^AD

~~01|03|3|2|

^^加法器采用先行进位的目的是(  )(多选)

   A、提高加法器的速度      B、快速传递进位信号  

   C、优化加法器结构          D、增强加法器功能 

^^AB

~~01|03|3|2|

^^现代计算机的运算器一般通过总线结构来组织,下述总线结构的运算器中,(        )的操作速度最快,(        )的操作速度最慢。

   A、单总线结构        B、双总线结构     C、三总线结构        D、多总线结构

^^CA

~~01|05|3|2|

^^指令系统中采用不同寻址方式的目的主要是(  )。

   A、实现存储程序和程序控制     B、可以直接访问外存 

   C、缩短指令长度,扩大寻址空间,提高编程灵活性 

   D、提供扩展操作码的可能并降低指令译码难度 

^^C

~~01|05|3|2|

^^假设寄存器R中的数值为300,指令中的地址段代码为300,地址为300400的主存单元中存放的分别是400500PC的值是600,寻址后操作数为400,则相应的寻址方式是(  )。

A、寄存器寻址     B、存储器间接寻址     C、相对寻址       D、立即寻址  

^^B

~~01|05|3|2|

^^在下列指令执行过程中,要使用堆栈的通常有

  A、转子指令     B、返回指令       C、移位指令     D、软中断指令 

^^ABD

~~01|05|3|2|

^^在计算机的指令系统中,通常采用多种确定操作数的方式。当操作数的地址由某个指定的变址寄存器内容与位移量相加得到时,称为( ①  );如果操作数的地址是主存中与该指令地址无关的存储单元的内容,则称为(  ② )。 

A、间接寻址    B、相对寻址  C、基址寻址    D、变址寻址  E、单纯寻址    F、堆栈寻址   G、立即数寻址  H、低位数 

^^DA

~~01|05|2|2|

^^若使用堆栈来保存返回地址,转移指令和返回指令的主要区别在于( )。

A、它们的操作码必须不同。       B、转移指令字长一定比返回指令长。        

C、转移指令由地址段来决定转移地址;返回指令可以不设地址段,从堆栈中弹出返回地址。    

D、转移指令可以单独使用,返回指令只能和转子指令配套使用 

^^D

~~01|05|3|2|

^^在取指周期中,主要按照(  )的内容来访问主存,以读取指令。    

A.指令寄存器(IR)          B.程序状态寄存器(PSW)

C.数据缓冲寄存器(MDR)    D.程序计数器(PC)

^^D

~~01|05|3|2|

^^取指周期访问内存所得到信息经系统总线的( )传送到CPU。

  A. 数据总线   B.地址总线   C.控制总线   D.总线控制器

^^A

~~01|02|3|2|

^^在编制循环校验码时要选择生成多项式G(X),选得的G(X)应满足(  )(多选)。

A、任何一位发生错误,余数应不为0     B、 奇数个1   

C、应满足余数循环规律        D、不同位发生错误应使得余数不同

^^ACD

~~01|02|3|2|

^^若字符用ASCII码进行传送,为检查传送中是否有错,给字符的编码配上了奇校验位,当接受方收到的代码是10011011时,表明传送中(  )。

A、最高位出错  B、未出错或偶数个位出错  C、有奇数个位错  D、绝对没有错 

^^B

~~01|02|3|2|

^^若浮点数尾数X的基数为2,下列4个尾数中属于规格化的尾数的有()(多选)。

A.X补=1.1010110    B.X补=1.0110110   C.X补=1.1000000   D.X原=1.100000  

^^BCD

~~01|02|1|2|

^^在浮点数编码表示中(    )在机器数中不出现,是隐含的。

A、阶码    B、符号    C、尾数    D、基数 

^^D

~~01|02|1|2|

^^浮点数的表示精度主要取决于(  )。   

A、阶码位数       B、整个浮点数的位数     

C、尾数的位数     D、阶码和尾数的编码方法

 ^^C 

~~01|02|1|2|

^^通常用移码用来表示浮点数的阶码,其主要原因是(  )。

A、移码是整数                   B、好用来比较两个数阶码的大小     

C、移码表示比补码表示简单       D、移码和补码符号位相反  

^^B

~~01|02|1|2|

^^在浮点加减运算中(  )。           

A、阶码部分与尾数部分分别进行加减运算    

B、阶码与尾数作为一个整体相加减     C、阶码对齐后,尾数相加减     

D、尾数单独加减,取二数中最大阶码值作为结果的阶码值

^^C

~~01|03|3|2|

^^在原码不恢复余数除法中,求商操作是(  )(多选)。

A、余数R(i)为正,则商Q(i)=1    

B、余数R(i)和除数同号,则商Q(i)=1    

C、余数R(i)为负,则商Q(i)=0     

D、余数R(i)和除数异号,则商Q(i)=0 

^^AC

~~01|03|3|2|

^^在原码加减除法中,商0的条件是( )。

A、余数R为正                    B、余数R为负     

C、余数R和除数Y同号            D、余数R和除数Y异号

^^B

~~01|03|3|2|

^^在原码一位乘法中,当乘数Yi为1时,(  )。

A. 被乘数连同符号位与原部分积相加后,右移一位

B. 被乘数绝对值与原部分积相加后,右移一位

C.被乘数连同符号位右移一位后,再与原部分积相加后

D.被乘数绝对值右移一位后,再与原部分积相加后

^^B

~~01|03|3|2|

^^在补码一位乘法中,A补是累加和,X补是被乘数,Y补是乘数,当判断位YnYn+1=01时,执行的运算是(  )

A. ½(A补+Y补)      B. ½(A补-Y补)    C. ½(A补+X补)      D. ½(A补-X补)

^^C

~~01|02|2|2|

^^设浮点数共12位,其中阶码含一位阶符共四位,以2为底,补码表示;尾数含一位数符共8位,补码表示,规格化。则该浮点数所能表示的非零最小正数是(   )   

 A、2exp(-7)     B、2exp(-7)*2exp(-8)     C、2exp(-9)     D、2exp(-8)

^^C

~~01|02|2|2|

^^计算机内部的定点数大多用补码表示,以下是一些关于补码特点的叙述:

     ①零的表示是唯一              ② 符号位可以和数值部分一起参加运算

   ③和其真值的对应关系简单、直观     ④减法可用加法来实现

     在以上叙述中,哪些选项是补码表示的特点?(   )
   A.①和②     B.①和③     C.①和②和③    D.①和②和④

^^D

~~01|02|3|2|

^^设寄存器位数为8位,机器数采用补码形式(含一位符号位),则十进制数-26存放在寄存器中的内容为(   )。  

   A.26H     B.9BH     C.E6H     D.5AH

^^C

~~01|02|2|2|

^^某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为______。

A. +(1 – 2-32)    B. +(1 – 2-31)    C. 2-32    D. 2-31

^^B

~~01|01|1|2|

^^引入八进制和十六进制的目的是(   )。   
   A.节约元件    B.实现方便   C.可以表示更大范围的数
   D.用于等价地表示二进制,便于阅读和书写批改.

^^D

~~01|01|3|2|

^^某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下: 

指令类型   所占比例   CPI       指令类型   所占比例  CPI

   A         50%      2         B          20%      3

  C         10%      4         D          20%      5

该机的MIPS数是____。 

A. 100       B. 200    C.400     D.600

^^C

~~01|01|3|2|

^^下列选项中,描述浮点数操作速度指标的是_____。

A.MIPS   B.CPI   C.IPC    D.MFLOPS

^^D

~~01|05|3|2|

^^下列选项中,能缩短指令执行时间的措施是__.

I 提高CPU时钟频率  II.优化数据通路结构

III.对程序进行编译优化

A.仅I和II  B.仅I和III  C.仅II和III  D.I  II和III

^^D

~~01|04|2|2|

^^下面是有关反映计算机中存储器容量的计量单位的叙述,其中错误的是(  )。

A.最小的计量单位为位(bit),表示一位“0”或“1”

B.最基本的计量单位是字节(Byte),一个字节等于8bit

C.一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍

D.主存容量为1KB,其含义是主存能存放1024个字节的二进制信息

^^C

~~01|02|2|2|

^^设寄存器内容为80H,若它对应的真值是-127,则该机器数是      

A、原码   B、反码  C、补码   D、移码

^^B

~~01|09|2|2|

^^下列叙述中正确的是      

A、程序中断方式中有中断请求,DMA方式中没有中断请求  

B、程序中断方式和DMA方式实现数据传送都需要中断请求  

C、程序中断方式和DMA方式都要中断请求,但目的不同  

D、DMA要等到指令周期结束时才进行周期窃取

^^D

~~01|04|2|2|

^^在程序执行过程是,Cache与主存地址映像是由      

A、程序员调度的                        B、操作系统管理的  

C、由程序员和操作系统共同协同完成的   D、硬件自动完成分

^^D

~~01|04|2|2|

^^某计算机字长32位,存储容量是64MB,若按字编址,它的寻址范围是     

A. 0-8M     B.0-16M     C.0-16MB     D.0-8MB

^^B

~~01|06|2|2|

^^某寄存器中的值有时是地址,只有计算机的     才能识别它。

A. 译码器     B.判断程序     C.指令     D.时序信号

^^C

~~01|04|2|2|

^^指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式可以实现     

A. 堆栈寻址             B.程序的条件转移     

C.程序的无条件转移      D.程序的条件转移或无条件转移

^^D

~~01|06|2|2|

^^在CPU中,跟踪后继指令地址的寄存器是      

A、指令寄存器   B、程序计数器  C、地址寄存器   D、状态条件寄存器

^^B

~~01|06|2|2|

^^微程序存放在      中。

A、控制存储器   B、RAM  C、指令寄存器   D、内存储器

^^A

~~01|03|2|2|

^^下列加法器进位链中,速度最慢的是      

A、串行进位链                   B、并行进位链     

C、组内串行,组间并行进位链     D、组内并行,组间串行进位链  

^^A

~~01|06|2|2|

^^在同步控制方式中      

A、各指令的执行时间相同             B、各指令占用的节拍数相同     

C、由统一的时序信号进行定时控制     D、CPU必须采用微程序控制方式  

^^C

~~01|03|2|2|

^^若X(补)=1.0101,Y(补)=1.1001,用变形补码(双符号位)计算X(补)+Y(补)后,其结果是      

A、为正数,且正确     B、发生了正溢出     

C、发生了负溢出     D、为负数,且正确  

^^C

~~01|06|2|2|

^^微操作控制字段若采用分段直接编译法提供微命令,那么分段的基本原则是      

A、分段段数越多越好     B、分段段数越少越好     

C、将同类操作中互斥的微命令归为一组     D、将异类操作归为一组  

^^C

~~01|09|1|2|

^^下述I/O控制方式中,主要由程序实现的是

A、PPU(外围处理机)方式    B、中断方式    C、DMA方式    D、通道方式

^^B

~~01|08|2|2|

^^在异步控制的总线传送中,主设备是      

A、要求发送数据的设备     B、要求接受数据的设备    

C、CPU     D、申请控制总线的设备  

^^D

~~01|03|2|2|

^^SN74181是多功能ALU芯片,它可以完成      

A、16种算术运算     B、16种逻辑运算     

C、16种算术运算和16种逻辑运算     D、加减乘除运算  

^^C

~~01|03|2|2|

^^浮点加减运算步骤中存在对阶操作,其规则是      

A、将加(或减)数的阶码调整得与被加(或被减)数的阶码相同     

B、将被加(或被减)数的阶码调整得与加(或减)数的阶码相同     

C、将两数中较小的阶码调整到与大的阶码相同,相应的阶码小的数的尾数需要进行右移操作     

D、将两数中较小的阶码调整到与大的阶码相同,相应的阶码小的数的尾数需要进行左移操作  

^^C

~~01|06|2|2|

^^冯·诺依曼机工作方式的基本特点是      

A、按地址访问并顺序执行指令     B、精确结果处理  

C、存储器按内部地址访问           D、自动工作

^^A

~~01|06|2|2|

^^在微程序控制器中,机器指令和微指令的关系是      

A、每一条机器指令由一条微指令来执行  

B、一条微指令由若干条机器指令组成  

C、每一条机器指令由一段用微指令组成的微程序来解释执行  

D、一段微程序由一条机器指令来执行

^^C

~~01|03|2|2|

^^原码乘法是

A、用原码表示操作数,然后直接相乘      。  

B、被乘数用原码表示,乘数取绝对值,然后相乘     

C、乘数用原码表示,被乘数取绝对值,然后相乘     

D、先取操作数绝对值相乘,符号位单独处理  

^^D

~~01|06|2|2|

^^计算机操作的最小时间单位是      

A、时钟周期     B、指令周期      C、CPU周期      D、微指令周期

^^A

~~01|06|2|2|

^^CPU内若设置一组通用寄存器,那么通用寄存器的位数一般取决于      

A、指令字的长度     B、地址寄存器的位数     C、机器字长     D、主存容量

^^C  

~~01|04|2|2|

^^某SRAM芯片,其存储容量为1024 × 16位,该芯片的地址线和数据线数目分别为     

A、10,16     B、20,4     C、 1024,4     D、1024,16

^^A

~~01|04|1|2|

^^ 随机存贮器即RAM是指     

    A、存贮单元中所存信息是随机的。

    B、存贮单元中的地址是随机的。

    C、用户的程序和数据可随机的放在内存的任何地方。

D、存贮器中存取操作与时间存贮单元物理位置顺序无关。

^^D

~~01|04|1|2|

^^ 外存储器与内存储器相比,外存储器     

A、速度慢,容量大,成本高     B、速度快,容量大,成本高    

C、速度慢,容量大,成本低     D、速度快,容量小,成本低  

^^C

~~01|04|3|2|

^^信息数字化后存储到记录媒体上,与信息存储无直接关系的是     

A、信息存储的物理机制           B、信息以何种数据结构存储     

C、数据的记录格式和文件格式     D、计算机所配置的程序设计语言的数目  

^^D

~~01|09|3|2|

^^向量中断的向量地址是     

A、通过软件查询产生     B、由中断总服务程序统一产生     

C、由中断源硬件提供     D、由处理程序直接查表获得  

^^C

~~02|05|2|2|

^^若当前DS的内容为2000H,则偏移量为1000H单元的地址可表示为     。(多选)

A、2000H.1000H          B、21000H     C、2000H∶1000H     D、3000H

^^ BC

~~01|04|2|2|

^^有一静态RAM芯片的地址线为A12~A0,数据线为D7~D0,则该存储器芯片的存储容量为     

A、2K×4位         B、4KB        C、8KB        D、1K×4位

^^C

~~01|01|1|2|

^^下面有关计算机各部件功能的叙述中,错误的是     

A.运算器用来完成算术运算

B.存储器用来存放指令和数据

C.控制器通过执行指令来控制整个机器的运行

D.输入/出设备用来完成用户和计算机系统的信息交换

^^A

~~01|01|1|2|

^^主机中能对指令进行译码的部件是     

A、 ALU     B、运算器    C、控制器    D、存储器

^^C

~~01|01|1|2|

^^计算机硬件能够直接执行的是     。 

 Ⅰ.机器语言程序        Ⅱ.汇编语言程序     Ⅲ.硬件描述语言程序

 A.仅Ⅰ  B.仅Ⅰ  Ⅱ  C.仅ⅠⅢ  D.ⅠⅡ Ⅲ  

^^A

~~01|06|2|2|

^^对计算机的软、硬件资源进行管理,是     的功能。

A、操作系统         B、数据库管理系统  C、语言处理程序     D、用户程序

^^A

~~01|01|1|2|

^^ 计算机的主要性能指标不包括     

A、机器字长     B、主存容量     

C、CPU采用微程序控制方式还是组合逻辑控制方式     D、运算速度  

^^C

~~01|01|3|2|

^^假定一台计算机的主存储器最大可装机容量为4GB,按字节编址,则该存储器的MAR应为     

A.16位      B.32位     C.48位       D.64位

^^B

~~01|02|3|2|

^^计算机系统中大多采用二进制编码,以下是有关二进制编码的一些叙述:  

① 本符号少,故易实现            ② 编码/计数/运算的规则简单    

③与逻辑数据的对应关系简单     ④可读性好
 在以上叙述中,哪些是计算机系统采用二进制编码的真正原因?
   A.①和②    B.①和③    C.①和②和③    D.①和②和③和④

^^C

~~01|02|3|2|

^^由3个“1”和5个“0”组成的8位二进制补码,能表示的最小整数是     
A.-126  B .-125   C.-32   D.-3

 ^^B

~~01|09|2|2|

^^中断屏蔽字的作用是     

A、暂停外设对主存的访问     B、暂停对某些中断的响应     

C、暂停对一切中断的响应     D、暂停CPU对主存的访问  

^^B

~~01|02|1|2|

^^在计算机中,普遍采用的字符编码是______。

A. BCD码      B. 16进制      C. 格雷码         D. ASCⅡ码

^^D

~~01|04|2|2|

^^动态RAM芯片容量为16K×1位,要构成32K字节的RAM存贮器,需要该芯

A、4片           B、8片           C、16片        D、32片

^^C

~~01|02|3|2|

^^下列数中最小的数为______。

  1. (101001)2     B. (52)8    C. (101001)BCD     D. (233)16

^^C

~~01|02|2|2|

^^设X= - 0.1011,则〔X〕补为______。

A. 1.1011       B. 1.0100      C. 1.0101         D. 1.1001 

^^C

~~01|03|2|2|

^^如果x为负数,由[x]补求[-x]补是将______。

A. [x]补各值保持不变           B. [x]补符号位变反,其余各位不变

C. [x]补除符号位外,各位取反,末位加1

D. [x]补连同符号位一起,各位取反,末位加1

^^D

~~01|06|1|2|

^^CPU的组成部件中不包括______。

A、寄存器     B、主存储器     C、控制器     D、运算器  

^^B

~~01|03|2|2|

 ^^ 在定点运算器中,无论采用双符号位还是单符号位,都必须有______,一般采用______实现。     

A.  译码电路  与非门             B. 编码电路  或非门

C.  溢出判断电路  异或门         D. 移位电路  与或非门

^^C

~~01|04|2|2|

^^用4K×8的存贮芯片,构成64K×8的存贮器,需使用多少存贮芯片,正确答案为______。

A、128片       B、16片        C、8片             D、32片

^^B

~~01|02|3|2|

^^假定编译器规定int 和 short型长度分别为32位和16位,执行下列C语言语句后:

     unsigned short x=65530;

     unsigned int y=x;

    得到y的机器数为____。

A.0000 7FFAH   B.0000 FFFAH   C.FFFF 7FFFAH   D.FFFF FFFAH

^^B

~~01|03|3|2|

^^若x=103,y= - 25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是___。       

A. x+y     B. -x+y      C. x-y       D. -x-y 

^^C

~~01|01|2|2|

^^下列描述中正确的是     

A、浮点数是由阶码和尾数两部分组成,两部分都是定点小数     

B、浮点数阶码为定点整数,尾数为定点小数     

C、浮点数的阶码为定点小数,尾数为定点整数     

D、浮点数的阶码和尾数都是定点整数  

^^B

~~01|02|2|2|

^^采用规格化浮点数的主要原因是     

A、可充分利用尾数部分的有效位数,使得精度尽可能高     

B、可充分利用尾数部分的有效位数,以增加数的表示范围     

C、可简化浮点运算方法     D、使得尾数规则好看 

^^A

~~01|02|3|2|

^^能发现两位错误并能纠正一位错的编码为     

A、 CRC码   B、海明码    C、偶校验码    D、奇校验码

^^B

~~01|01|2|2|

^^70多年来,计算机在提高速度、增加功能、缩小体积、降低成本和开拓应用等方面不断发展。下面是有关计算机近期发展趋势的看法:

I、计算机的体积更小,甚至可以像钮扣一样大小  

II、计算机的速度更快,每秒可以完成几十亿次基本运算  

III、计算机的智能越来越高,它将不仅能听、能说,而且能取代人脑进行思考  

IV、计算机的价格会越来越便宜

    其中可能性不大的是______。

A、I和II    B、III    C、I和III    D、IV

^^B

~~01|06|2|2|

^^在取指周期中,主要按照______的内容来访问主存,以读取指令。    

A.指令寄存器(IR)          B.程序状态寄存器(PSW)

C.数据缓冲寄存器(MDR)    D.程序计数器(PC)

^^D

~~01|06|3|2|

^^取指周期访问内存所得到信息经系统总线的______传送到CPU。

  A. 数据总线   B.地址总线   C.控制总线   D.总线控制器

^^A

~~01|05|3|2|

^^RISC的指令系统与CISC的指令系统相比,前者______。(多选)

A、指令结构和功能简单,指令条数少,使用频率高     

B、是定字长指令,寻址方式少而简单,大部分指令在一个时钟周期内完成     

C、只有LOAD/STORE指令能访问主存,运算类指令不访存     

D、通用寄存器数量大,指令操作大多在寄存器之间进行 

^^ABCD

~~01|04|2|2|

^^动态存贮器刷新,下面哪种说法正确     

    A、刷新可在CPU执行程序过程中进行

    B、刷新在外电路控制下,定时刷新,但刷新时,信息不读出

C、在正常存贮器读操作时也会发生刷新,可防止刷新影响读出信息,故读操作时,应关闭电路工作。

D、刷新过程一定伴随着信息输出,无法控制,故刷新时不要进行读出操作。

^^B

~~01|04|3|2|

^^用一片EPROM的芯片构成系统内存,其地址范围为F0000H~F0FFFH,无地址重叠,该内存的存储容量为     

A、2KB         B、4KB          C、8KB         D、16KB

^^B

~~01|06|3|2|

^^不同工作速度的设备之间进行信息交换     

A、必须采用异步控制     B、必须采用同步控制     C、既可以采用同步控制,也可以采用异步控制     D、不能用时钟周期提供时间划分基准  

^^C  

~~01|05|1|2|

^^在存储器堆栈中,若堆栈从地址大的位置向地址小的位置生成,栈底地址为A,SP初值为A+1,则堆栈压栈操作是     

A、将SP值加1,然后将数据写入堆栈     

B、将SP的值减1,然后将数据写入堆栈     

C、向SP所指的存储单元写入数据        

D、向栈底A单元写入数据 

^^B

~~02|05|3|2|

^^堆栈操作时,段地址由    寄存器指出,段内偏移量由      寄存器指出。

A、CS       B、DS        C、SS          D、ES  E、DI        F、SI        G、SP          H、BP

^^CG

~~01|06|2|2|

^^CPU内部总线是指     

A、连接系统内各部件的总线    B、连接CPU内的各寄存器与ALU部件的总线     

C、CPU内IR寄存器与译码器之间的连线     D、部件内总线  

^^B

~~01|06|2|2|

^^在存贮器读周期时,根据程序计数器PC提供的有效地址,使用从内存中取出     

  A、操作数      B、操作数地址           C、转移地址        D、操作码

^^D

~~01|01|1|2|

^^控制器、运算器和存储器合起来一般称为     

A、I/O部件     B、内存储器      C、外存储器      D、主机

^^D

~~01|03|3|2|

^^基本的运算器组织包含的逻辑组成有     。(多选)

   A、实现基本算术、逻辑运算功能的ALU     

   B、提供操作数和暂存结果的寄存器组     

   C、有关的判别逻辑       D、内部数据总线和局部控制电路  

^^ABCD

~~01|06|3|2|

^^  下叙述中,正确的是     。(多选)

A、同一个CPU周期中,可以并行执行的微操作叫相容性微操作       

B、同一个CPU周期中,不可以并行执行的微操作叫相容性微操作      

C、同一个CPU周期中,可以并行执行的微操作叫相斥性微操作      

D、同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作 

^^AD

~~01|01|3|2|

^^将一部分系统软件存入ROM中供调用,通常称     。 

A、软件硬化     B、软件固化     C、控制存储器     D、硬件

^^B  

~~01|05|2|2|

^^从设计者角度看,硬件与软件之间的界面是     

A、操作系统     B、语言处理程序     C、指令系统     D、输入输出系统  

^^C

~~01|04|2|2|

^^双端口存储器在     情况下会发生读/写冲突

A.左右端口的地址码不同    B.左右端口的地址码相同

C.左右端口的数据码相同    D.左右端口的数据码不同

^^B

~~01|04|2|2|

^^假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是___。

  A.5%   B.9.5%   C.50%   D.95%

^^D

~~01|08|2|2|

^^有关中断的论述不正确的是     

A、 CPU及I/O设备可实现并行工作,但设备之间不可并行工作  

B、可以实现多道程序、分时操作、实时操作等  

C、对高速外设(如磁盘)采用中断可能引起数据丢失  

D、计算机的中断源可来自主机,也可来自外设

^^A

~~01|02|2|2|

^^若浮点数尾数的真值为M,尾数的基数为2,则判断一个浮点数是规格化的浮点数的条件是     

A、M的绝对值大于0.5而小于1     B、M的绝对值大于等于0.5而小于1  

C、M的绝对值大于(1-2exp(-n))而小于1     

D、M的绝对值大于2exp(-n)而小于1  

^^B

~~01|02|2|2|

^^若X的补码等于11111111,则X的原码     

A、10000001     B、00000001     C、-255     D、+255  

^^A

~~01|02|2|2|

^^若八进制数为503.3,则相应的二进制数为     

A、1010011.011     B、101011.011     C、1010000.011     D、101000011.11  

^^C

~~01|02|2|2|

^^若一个数的BCD码为0100010010010100,则相应的十进制数为     

A、8928     B、8924     C、4494     D、8921  

^^C

~~01|02|2|2|

^^浮点数的表示范围和精度取决于     

A、阶码的位数和尾数的位数                B、阶码采用的编码和尾数的位数  

C、阶码采用的编码和尾数采用的编码    D、阶码的位数和尾数采用的编码

^^A

~~01|02|2|2|

^^若十六进制数为D5.6,则相应的二进制数为     

A、11010101.0110     B、1101101.110     C、11010101.110     D、1101101.0110  

^^A

~~01|08|2|2|

^^在中断响应过程中,保护程序计数器PC的作用是     

A、使CPU能找到中断处理程序的入口地址  

B、使中断返回时,能回到断点处继续原程序的执行  

C、使CPU和外部设备能并行工作  D、为了实现中断嵌套

^^B

~~01|02|3|2|

^^在标准ASCII字符集中,一个字符的编码占用     

A、4个字节     B、2个字节     C、1个字节     D、7bit  

^^D

~~01|02|2|2|

^^32个汉字的机内码需要     

A、16字节    B、32字节    C、64字节    D、 8字节

^^C

~~01|04|3|2|

^^某计算机Cache的容量为128KB,块大小为16字节,采用8路组相联映射方式,则字节地址1234567H的单元调入该Cache后,其Tag为     

 A.1234H     B.2468H     C.048DH    D.12345H 

^^C

~~01|02|2|2|

^^在大量数据传送中常用且有效的检验法是     

A、海明码校验        B、偶校验  C、奇校验            D、 CRC校验

^^D

~~01|04|3|2|

^^设有一主存-Cache层次的存储器,其主存容量为1MB,Cache容量为16KB,每字块为8个字,每字32位,采用直接地址映像方式,若主存地址为35301H,且CPU访问Cache命中,则该主存块在Cache的第     字块中(Cache起始字块为第0字块)。

A.152    B.153    C.154     D.151

^^A

~~01|07|2|2|

^^采用虚拟存储器的主要目的是     

   A.提高主存储器的存取速度     B.提高外存储器的存取速度

   C.扩大主存储器的存储空间,并能进行自动管理和调度

   D.扩大外存储器的存储空间 

 ^^C

~~01|02|1|2|

^^若X=-121/512,则X的补码为     

A、1.001111001     B、1.110000111     C、1.1111001     D、1.110000110  

^^B

~~01|02|3|2|

^^在CRC校验中,接收端检查出某一位数据错后,纠正的方法是     

A、请求重新发送                             B、删除数据    

C、通过余数的值由接收端自行纠正      D、以上均可以

^^D

~~01|02|2|2|

^^若数据0的机器数表示有两种形式,则该机器数编码     

A、只能是原码     B、只能是反码     C、是补码     D、是原码或反码  

^^D

~~01|02|2|2|

^^若二进制数为1010111.11,则相应的十进制数为     

A、87.75     B、87.55     C、85.55     D、85.75  

^^A

~~01|02|2|2|

^^若要表示任一三位长的十进制数,则它的BCD码需要的二进制位数是     

A、9位     B、10位     C、11位     D、12位  

^^D

~~01|05|2|2|

^^采用多种寻址方式的目的主要是     

   A.实现存储程序和程序控制       B.可直接访问外存

   C.缩短指令长度,扩大寻址空间,提供编程灵活性

   D.提供扩展操作码的可能并降低指令译码的难度

^^C

~~01|05|2|2|

^^下列叙述中不能反映RISC特征的是     

A.选取使用频率低的一些复杂指令,指令条数多   B.指令长度固定    

C.指令格式少      D.设置大量通用寄存器

^^A

~~01|02|2|2|

^^在指令格式中,采用扩展操作码设计方案的目的是     

    A.减少指令字长度      B.增加指令字长度

    C.保持指令字长度不变而增加指令操作的数量

    D.保持指令字长度不变而增加寻址空间

^^D

~~01|02|1|2|

^^十进制整数转换为二进制整数采用     

A、除基取余法     B、乘基取整法     C、按权相加法     D、逐次除基相加法  

^^A

~~01|02|2|2|

^^若浮点数尾数采用双符号位,补码表示,阶码以2为底,则下列属于规格化的数是     

A、11.0110111     B、11.1010101     C、00.0101101     D、00.0000001  

^^A

~~01|05|3|2|

^^设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量,用补码表示。每当CPU从存储器取出一个字节时,即自动完成(PC)+1-->PC。若当前PC值为2000H,2000H处的指令为JMP *-9(*为相对寻址特征),则执行完这条指令后,PC值为     

  A. 1FF7H    B.1FFF8H    C.1FF9H    D.1FFAH

 ^^C

~~01|02|1|2|

^^在浮点数编码表示中     在机器数中不出现,是隐含的。

A、阶码    B、符号    C、尾数    D、基数

^^D

~~01|02|2|2|

^^若数的移码为8位,当X=-1101101时,则X的移码为

A、0010011     B、00010011     C、10010011     D、10011  

^^B

~~01|02|2|2|

^^在通用计算机指令系统的二地址指令中,操作数的物理位置可安排在     

I.一个主存单元和缓冲存储器       II.两个数据寄存器    

III.一个主存单元和一个数据寄存器  IV.一个数据寄存器和一个控制存储器  

V.一个主存单元和一个外存单元

A.II、III和IV    B.II、III     C.I、II和III      D.I、II、III和IV

^^B

~~01|02|2|2|

^^在规格化浮点表示中,保持其他方面不变,将阶码部分的移码表示改为补码表示,将会使数的表示范围     

A、增大    B、减少    C、不变    D、以上都不对

^^C

~~01|02|1|2|

^^通常用移码来表示浮点数的阶码,其主要原因是     

A、移码是整数     B、好用来比较两个数阶码的大小     

C、移码表示比补码表示简单     D、移码和补码符号位相反  

^^B

~~01|02|2|2|

^^在计算机中,表示地址常用     

A、带符号数     B、定点整数     C、定点小数     D、无符号整数 

^^D 

~~01|04|2|2|

^^偏移寻址通过将某个寄存器内容与一个形式地址而成有效地址。下列寻址方式中,不属于偏移寻址方式的是          。 

A.间接寻址  B.基址寻址  C.相对寻址  D.变址寻址 

^^A

~~01|02|2|2|

^^关于ASCII编码的正确描述是     

A、使用8位二进制代码,最右边一位为1  

B、使用8位二进制代码,最左边一位为0  

C、使用8位二进制代码,最右边一位为0  

D、使用8位二进制代码,最左边一位为l

^^B

~~01|05|1|2|

^^下列关于RISC的叙述中,错误的是       。 

A.RISC普遍采用微程序控制器 

B.RISC大多数指令在一个时钟周期内完成 

C.RISC的内部通用寄存器数量相对CISC多 

D.RISC的指令数、寻址方式和指令格式种类相对CISC少

^^A

~~01|06|2|2|

^^CPU中控制器的功能是     

   A.产生时序信号              B.从主存取出一条指令

  C.完成指令操作的译码       D.从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令

^^D

~~01|07|2|2|

^^系统总线中控制线的功能是     

A、提供主存、I/O接口设备的控制信号和响应信号及时序信号  

B、提供数据信息  C、提供主存、I/O接口设备的控制信号  

D、提供主存、I/O接口设备的响应信号

^^A

~~01|06|3|2|

^^同步控制是指     。(多项选择)

A.只适用于CPU控制的方式    B.只适用于外围设备控制的方式  

C.由统一时序信号控制的方式   D.所有指令执行时间都相同的方式   

E.各指令的工作周期都一样长   F.各指令的时钟周期都一样长   

G.各指令占用的节拍数相同

^^CF

~~01|03|2|2|

^^两补码数相加,采用1位符号位,当     时表示结果溢出。

A、符号位有进位    B、符号位进位和最高数位进位异或结果为0。  

C、符号位为1        D、符号位进位和最高数位进位异或结果为1

^^D

~~01|03|2|2|

^^运算器的主要功能是进行     

A、逻辑运算    B、算术运算    C、逻辑运算和算术运算    D、只作加法

^^C

~~01|03|2|2|

^^在定点二进制运算器中,减法运算一般通     过来实现。

A、原码运算的二进制减法器    B、补码运算的二进制减法器  

C、补码运算的十进制加法器    D、补码运算的二进制加法器

^^D

~~01|06|2|2|

^^在采用微程序控制器的计算机中,     

A.每条指令由一条微指令来实现      B.每条指令由一段微程序来实现

C.每条微指令由一条机器指令来实现  D.每一个微程序由一条机器指令来实现

^^B

~~01|03|1|2|

^^运算器虽由许多部件组成,但核心部分是     

A、数据总线    B、算术逻辑运算单元  C、多路开关、累加寄存器

^^B

~~01|03|1|2|

^^组成一个运算器需要多个部件,但下面所列     不是组成运算器的部件。

A、状态寄存器    B、数据总线   C、ALU     D、地址寄存器

^^D

~~01|04|2|2|

^^某计算机字长32位,存储容量是8MB,若按双字编址,它的寻址范围是     

A.0~256K-1     B.0~512K-1     C.0~1M-1     D.0~2M-1

^^C

~~01|04|2|2|

^^可编程的只读存储器     

A、不一定可以改写       B、可以改写  C、不可以改写            D、以上都不对

^^B

~~01|04|2|2|

^^ROM与RAM的主要区别是     

A、断电后,ROM内保存的信息会丢失,RAM则可长期保存而不会丢失  

B、断电后,RAM内保存的信息会丢失,ROM则可长期保存而不会丢失  

C、ROM是外存储器,RAM是内存储器  

D、ROM是内存储器,RAM是外存储器

^^B

~~01|04|2|2|

^^下列说法正确的是     

A.半导体RAM信息可读可写,且断电后仍能保持记忆  

B.动态的RAM属非易失性存储器,而静态的RAM存储信息是易失性的  

C.静态RAM,动态RAM都属易失性存储器,断电后存储的信息将消失  

D. ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失

^^C

~~01|04|2|2|

^^双端口存储器所以能高速进行读写,是因为采用了     

A、高速芯片         B、两套相互独立的读写电路  C、流水技术         D、新型器件

^^B

~~01|04|2|2|

^^若一台计算机的字长为4个字节,则表明该机器     

A、能处理的数值最大为4位十进制数  

B、能处理的数值最多由4位二进制数组成  

C、在CPU中能够作为一个整体处理32位的二进制代码  

D、在CPU中运算的结果最大为2的32次方

^^C

~~01|04|2|2|

^^状态寄存器用来存放______。

A.算术运算结果     B.逻辑运算结果     C.运算类型

D.算术、逻辑运算及测试指令的结果状态

^^D

~~01|04|2|2|

^^存储周期是指     

A、存储器的读出时间  B、存储器进行连续读和写操作所允许的最短时间间隔  C、存储器的写入时间  D、存储器进行连续写操作所允许的最短时间间隔

^^B

~~01|04|2|2|

^^某一DRAM芯片其容量为16K×1,除电源线、接地线和刷新线外,该芯片的最小引脚数应为     

A、16     B、12     C、8   D、15

^^C

~~01|06|2|2|

^^微程序控制器中,微程序的入口地址是由______形成的。

A.机器指令的地址字段       B. 微指令的微地址字段

C. 机器指令的操作码字段    D. 微指令的微操作码字段

^^C

~~01|04|2|2|

^^下列元件中存取速度最快的是     

A、Cache    B、寄存器    C、内存    D、外存

^^B

~~01|04|1|2|

^^动态RAM的刷新是以     为单位进行的。

A、存储单元    B、行    C、列    D、存储矩阵

^^B

~~01|04|2|2|

^^交叉存储器实质上是一种     存储器,它能     执行     独立的读写操作。

A、模块式,并行,多个    B、模块式,串行,多个  

C、整体式,并行,一个    D、整体式,串行,多个

^^A

~~01|09|3|2|

^^下列有关 I/O接口的叙述中,错误的是     。 

A、状态端口和控制端口可以合用同一个寄存器 

B、I/O接口中CPU可访问的寄存器称为I/O端口 

C、采用独立编址方式时,I/O端口地址和主存地址可能相同 

D、采用统一编址方式时,CPU不能用访存指令访问I/O端口。 

^^D

~~01|04|2|2|

^^计算机的存储器系统是指     

A、RAM     B、 ROM    C、主存储器    D、cache、主存储器和外存储器

^^D

~~01|04|1|2|

^^存储器是计算机系统的记忆设备,它主要用来     

A、存放数据    B、存放程序    C、存放数据和程序    D、存放微程序

^^C

~~01|09|3|2|

^^响应外部中断的过程中,中断隐指令完成的操作,除保护断点外,还包括     。 

I.关中断  II.保存通用寄存器内容  III.形成中断服务程序入口地址并送PC

A.仅I、II   B.仅I、III   C.仅II、III   D.I、II、III

^^B

~~01|04|2|2|

^^若SRAM芯片的容量是2MX8位,则该芯片引脚中地址线和数据线的数目之和     

A、21     B、29     C、18     D、不可估计

^^B

~~02|02|1|2|

^^引入八进制和十六进制的目的是_____。   
   A.节约元件    B.实现方便   C.可以表示更大范围的数
   D.用于等价地表示二进制,便于阅读和书写批改.

^^D

~~02|04|3|2|

^^假定一台计算机的主存储器最大可装机容量为4GB,按字节编址,则该存储器的MAR应为     

A.16位      B.32位     C.48位       D.64位

^^B

~~02|04|2|2|

^^采用虚拟存储器的主要目的是     

   A.提高主存储器的存取速度     B.提高外存储器的存取速度

   C.扩大主存储器的存储空间,并能进行自动管理和调度

   D.扩大外存储器的存储空间 

 ^^C

~~02|05|2|2|

^^某计算机有一个标志寄存器,其中有进位/借位标志CF、零标志ZF、符号标志SF和溢出标志OF,条件转移指令bgt(无符号整数比较大于时转移)的转移条件是_____。

A.CF+ZF=1      B.

    C.

    D.

^^C

~~02|05|2|2|

^^减法指令sub R1,R2,R3的功能为“(R1)-(R2)→R3”,该指令执行后将生成进位/借位标志CF和溢出标志OF。若(R1)=FFFFFFFFH,(R2)=FFFFFFF0H,则该减法指令执行后,CF与OF分别为_____。

 A.CF=0,OF=0    B.CF=1,OF=0    C.CF=0,OF=1    D.CF=1,OF=1

^^A

~~02|05|2|2|

^^某计算机按字节编址,指令字长固定且只有两种指令格式,其中三地址指令29条,二地址指令107条,每个地址字段为6位,则指令字长至少应该是_____。 

A.24位    B.26位    C.28位    D.32位

^^A

~~02|05|2|2|

^^某计算机有16个通用寄存器,采用32位定长指令字,操作码字段(含寻址方式位)为8位,Store指令的源操作数和目的操作数分别采用寄存器直接寻址和基址寻址方式。若基址寄存器可使用任一通用寄存器,且偏移量用补码表示,则Store指令中偏移量的取值范围是_____。

 A.-32768~+32767   B.-32767~+32768    C.-65536~+65535    D.-65535~+65536

^^A

~~02|05|2|2|

^^某计算机采用16位定长指令字格式,操作码位数和寻址方式位数固定,指令系统中有48条指令,支持直接、间接、立即、相对4种寻址方式,单地址指令中直接寻址方式(地址用补码表示)可寻址范围是_____。

 A.0~255     B.0~1023     C.-128~127     D.-512~511

^^C

~~02|05|2|2|

^^下列寻址方式中,最适合按下标顺序访问一维数组元素的是_____。

A.相对寻址     B.寄存器寻址     C.直接寻址     D.变址寻址

^^D

~~02|05|2|2|

^^偏移寻址通过将某个寄存器内容与一个形式地址相加来生成有效地址。下列寻址方式中,不属于偏移寻址方式的是_____。

 A.间接寻址    B.基址寻址    C.相对寻址    D.变址寻址

^^A

~~02|05|2|2|

^^假设变址寄存器R的内容为1000H,指令中的形式地址为2000H;地址1000H中的内容为2000H,地址2000H中的内容为3000H,地址3000H中的内容为4000H,则变址寻址方式下访问到的操作数是_____。

 A.1000H      B.2000H      C.3000H      D.4000H

^^D

~~02|05|3|2|

^^某计算机采用大端方式,按字节编址。某指令中操作数的机器数为1234 FF00H,该操作数采用基址寻址方式,形式地址(用补码表示)为FF12H,基址寄存器的内容为F000 0000H,则该操作数的LSB(最低有效字节)所在的地址是_____。

 A.F000 FF12H    B.F000 FF15H    C.EFFF FF12H    D.EFFF FF15H

^^D

~~02|05|2|2|

^^按字节编址的计算机中,某double型数组A的首地址为2000H,使用变址寻址和循环结构访问数组A,保存数组下标的变址寄存器初值为0,每次循环取一个数组元素,其偏移地址为变址值乘以sizeof(double),取完后变址寄存器内容自动加1。若某次循环所取元素的地址为2100H,则进入该次循环时变址寄存器的内容是_____。

A.2     B.32     C.64      D.100

^^B

~~02|05|2|2|

^^单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用_____。

A、堆栈寻址方式  B、立即寻址方式  C、隐含寻址方式  D、间接寻址方式

^^C

~~02|05|2|2|

^^

某微机的指令格式如下:

其中D为位移量,X为寻址特征。X=00:直接寻址;X=01:用变址寄存器X1进行变址;X=10:用变址寄存器X2进行变址;X=11:相对寻址

设(PC)=1234H,(X1)=0037H,(X2)=1122H,则指令2222H的有效地址是_____。

  A.22H   B.1144H   C.1256H  D.0059H

^^B

~~02|05|2|2|

^^某指令格式如下所示

   OP   

M

  I

D

其中M为寻址方式,I为变址寄存器编号,D为形式地址。若采用先变址后间址的寻址方式,则操作数的有效地址是_____。

A、I+D    B、(I)+D     C、((I)+D)     D、((I))+D

^^C

~~02|04|3|2|

^^某存储器容量为64KB,按字节编址,地址4000H~5FFFH为ROM区,其余为RAM区,若采用8K×4位的SRAM芯片进行设计,则需要该芯片的数量是_____。

A、7    B、8     C、14     D、16

^^C

~~02|04|2|2|

^^某容量为256M的存储器,由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是_____。

A.19   B.22  C.30  D.36

^^A

~~02|04|2|2|

^^假定一台计算机采用3通道存储器总线,配套的内存条型号为DDR3-1333,即内存条所接插的存储器总线的工作频率为1333MHz、总线宽度为64位,则存储器总线的总带宽大约是_____。

 A.10.66GB/s   B.32GB/s    C.64GB/s    D.96GB/s

^^B

~~02|04|2|2|

^^某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005、8006、8007、8008、8001、8002、8003、8004、8000,则可能发生访存冲突的地址对是_____。

 A.8004和8008   B.8002和8007   C.8001和8007   D.8000和8004

^^D

~~02|03|3|2|

^^一个C语言程序在一台32位机器上运行,程序中定义了三个变量X、Y、Z,其中X和Z为int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y后,x、y和z的值分别是_____。

   A. x=0000007FH,y=FFF9H,z=00000076H   B. x=0000007FH,y=FFF9H,z=FFFF0076H

   C. x=0000007FH,y=FFF7H,z=FFFF0076H   D. x=0000007FH,y=FFF7H,z=00000076H

^^D

~~02|03|3|2|

^^有如下C语言程序段:

     short si = -32767;     

     unsigned short usi = si;

  执行上述两条语句后,usi的值为_____。

  1. -32767   B. 32767   C. 32768   D. 32769

^^D

~~02|04|3|2|

^^有如下C语言程序段:

for(k=0; k<1000; k++)

   a[k] = a[k] + 32;

若数组a及变量k均为int型,int型占4B,数据Cache采用直接映射方式,数据区大小为1KB、块大小为16B,该程序段执行前Cache为空,则该程序段执行过程中访问数组a的缺失率约为_____。

 A、1.25%    B、2.5%     C、12.5%     D、25%

^^C

~~02|04|2|2|

^^常用的虚拟存储系统由_____两级存储器组成,其中辅存是大容量的磁表面存储器。

A、cache-主存  B、主存-辅存  C、cache-辅存  D、通用寄存器-cache

^^B

~~02|04|2|2|

^^直接映射Cache的主要优点是实现简单。这种方式的主要缺点是_____。

A、它比其他Cache映射方式价格更贵

B、如果使用中的2个或多个块映射到Cache同一行,命中率则下降

C、它的存取时间大于其它Cache映射方式

D、Cache中的块数随着主存容量增大而线性增加

^^B

~~02|05|1|2|

^^特权指令是由_____执行的机器指令。

A、中断程序    B、用户程序    C、操作系统核心程序    D、I/O程序

^^C

~~02|05|1|2|

^^用于对某个寄存器中操作数的寻址方式为_____。

 A、直接    B、间接    C、寄存器直接    D、寄存器间接

^^C

~~02|02|1|2|

^^某机字长64位,1位符号位,63位表示数值,若用定点整数表示,则最大正整数位_____。

A、 +(263-1)    B、 +(264-1)    C、 -(263-1)    D、 -(264-1)

^^A

~~02|04|2|2|

^^某机字长32位,存储容量1MB,若按字编址,它的寻址范围是_____。

A、 0 — 1M     B、  0 — 512KB     C、  0 — 256K     D、  0 — 128KB

^^C

~~02|05|3|2|

^^若指令系统中未设置乘除和浮点运算指令,要让这台计算机完成上述运算,可采用_____(多项)。

A、软件子程序来实现     

B、设置扩展运算部件作为外选件,当作外围设备,用I/O指令或传送指令调用     

C、设置扩展运算部件,用DMA方式来实现     

D、高级语言的一条语句来实现  

^^AB

~~02|05|1|2|

^^若某机指令系统采用等长(或定长)操作码结构,当OP为8bit时,则允许定义的指令条数为_____。

A、64     B、256     C、8     D、16

^^B  

~~02|02|3|2|

^^已知带符号整数用补码表示,float类型数据用IEEE754表示,假定x的类型只能是int或float,当x的机器数位C800 0000H时,x的值可能是_____。

 A. -7*227    B. -216    C. 217    D.25*227

^^A

~~02|02|3|2|

^^假定变量i、f和d的数据类型分别为int、float和double(int用补码表示,float和double分别用IEEE754单精度和双精度浮点数格式表示),已知i=785,f=1.5678e3,d=1.5e100。若在32位机器中执行下列关系表达式,则结果为“真”的是_____。

I.i==(int)(float)I   II.f==(float)(int)f   III.f==(float)(float)f   IV.(d+f)-d==f

A、仅I和II   B、仅I和III   C、仅II和III   D、仅III和IV

^^B

~~02|04|3|2|

^^在按字节编址,采用小端方式的32位计算机中,按边界对齐方式为以下C语言结构型变量a分配存储空间。
struct recoed{
short x1;
int x2;

}a;
若a的首地址为2020 FE00H,a的成员变量x2的机器数为1234 0000H,则其中34H所在的存储单元地址为_____。
A、2020 FE03H   B、2020 FE04H   C、2020 FE05H D、2020 FE06H
^^D
~~02|04|3|2|

^^设机器数字长16位,有一个C语言程序段如下:
  int n=0xA1B6;    
  unsigned int m=n;  
  m=m>>1;  //m右移一位
机内数据按大端方式存储(高位在高字节低地址),则执行完该程序段后,m在内存里的结构为_____。  

  1. 50DBH   B. BD05H  C.A1B6H  D.D0DBH

^^B
~~02|04|3|2|

^^某计算机字长为32位,按字节编址,采用小端方式存放数据。假定有一double型变量,其机器表示为1122 3344 5566 7788H,存放在0000 8040H开始的连续存储单元中,则存储单元0000 8046H单元中存放的是_____。
  A. 22H   B. 33H  C.66H  D.77H

^^A

~~02|03|2|2|

^^下列运算步骤中,浮点乘法不需要的步骤是()

   A.对阶    B.阶码相加    C.尾数相乘   D.结果规格化

^^A

~~02|03|2|2|

^^下列叙述中正确的是( )

Ⅰ.定点补码运算时,其符号位不参加运算  

Ⅱ.浮点运算可由阶码运算和尾数运算两部分组成

Ⅲ. 阶码部件在乘除运算时只进行加、减操作

Ⅳ.浮点数的正负由阶码的正负符合决定

∨.尾数部件只进行乘除运算

Ⅰ、Ⅱ、Ⅲ   B. Ⅰ、Ⅱ、∨  C.Ⅱ、Ⅲ、Ⅳ   D.Ⅱ、Ⅲ

^^D

~~02|04|2|2|

^^某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块),每个主存块大小为32B,按字节编址。主存129号单元所在主存块应装入到的Cache组号是_____。

A、0     B、1     C、4     D、6

^^C

~~02|04|2|2|

^^采用虚拟存储器的主要目的是_____。    

A.提高主存储器的存取速度     B.提高外存储器的存取速度  C.扩大外存储器的存储空间

D.扩大主存储器的存储空间,并能进行自动管理和调度

^^D

~~02|04|2|2|

^^下列关于数组a的访问局部性的描述中,正确的是_____。

 A.时间局部性和空间局部性皆有    B.无时间局部性,有空间局部性

 C.有时间局部性,无空间局部性    D.时间局部性和空间局部性皆无

^^A

~~02|04|3|2|

^^假定主存地址为32位,按字节编址,主存和cache之间采用直接相联映射方式,主存块大小为4个字,每个字32位,采用写回的方式,则能存放4K字数据的cache的总容量至少是_____位。    

 A.146K B.147K C.148K D.158K

^^C

~~02|04|2|2|

^^采用指令cache与数据cache分离的主要目的是_____。   

    A.降低cache的缺失损失     B.提高cache的命中率

C.降低CPU平均访存时间    D.减少指令流水线资源冲突

^^D

~~02|04|3|2|

^^假设某计算机按字编址,cache有4行,cache和主存之间交换的块大小为1个字。若cache的内容初始为空,采用2路组相联映射方式和LRU替换策略。访问的主存地址依次为0、4、8、2、0、6、8、6、4、8时,命中cache的次数是_____。    

A.1   B.2   C.3   D.4

^^C

~~02|04|3|2|

^^假定编译器将赋值语句“x=x+3;”转换为指令“add xaddr,3”,其中,xaddr是x对应的存储单元地址。若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且cache使用写穿的方式,则完成该指令功能需要访问主存的次数至少是_____。 

   A.0   B.1    C.2    D.3

^^B

~~02|04|3|2|

^^下列命中组合情况中,一次访存过程中不可能发生的是_____。

  A.TLB未命中,cache未命中,Page未命中

  B.TLB未命中,cache命中,Page命中

  C.TLB命中,cache未命中,Page命中

  D.TLB命中,cache命中,Page未命中

^^D

~~02|04|3|2|

^^某计算机主存地址空间大小为256MB,按字节编址。虚拟地址空间大小为4GB,采用页式存储管理方式,页面大小为4KB,TLB(快表)采用全相联映射,有4个页表项,内容如表所示。

则对虚拟地址03FFF180H进行虚实地址转换的结果是_____。

A.0153180H   B.0035180H   C.TLB缺失   D.缺页

^^A

~~02|04|3|2|

^^下列关于缺页处理的叙述中,错误的是_____。

A.缺页是在地址转换时CPU检测到的一种异常

B.缺页处理由操作系统提供的缺页处理程序完成

C.缺页处理程序根据页故障地址从外存读入所缺失的页

D.缺页处理完成后执行发生缺页的指令的下一条指令

^^D

~~02|04|3|2|

^^某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片和RAM芯片数分别是_____。

A、1、 15      B、2、 15     C、1、 30    D、2、 30

^^D

~~02|05|3|2|

^^某机器字长为16位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移字段。假定取指令时,每取一个字节PC自动+1。若某转移指令所在主存地址为2000H,相对位移量字段为06H,则该转移指令成功转移后的目标地址是_____。

A、2006H    B、2007H    C、2008H    D、2009H

^^C

~~02|04|3|2|

^^某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32B,按字节编址。主存129号单元所在主存块应装入到的Cache组号是_____。

 A.0   B.1   C.4  D.6

^^C

~~02|04|3|2|

^^设有一主存-Cache层次的存储器,其主存容量为1MB,Cache容量为16KB,每字块为8个字,每字32位,采用直接地址映像方式,若主存地址为35301H,且CPU访问Cache命中,则该主存块在Cache的第_____字块中(Cache起始字块为第0字块)。

A.152    B.153    C.154     D.151

^^A

~~02|04|2|2|

^^双端口存储器在_____情况下会发生读/写冲突

 A.左右端口的地址码不同    B.左右端口的地址码相同

 C.左右端口的数据码相同    D.左右端口的数据码不同

^^B

~~02|04|2|2|

^^用8K×8位的芯片组成32K×32位的存储器,内存按字编址,则地址41F0H所在芯片的最大地址是_____。

A.  0000H  B.  4FFFH  C.  5FFFH  D.7FFFH

^^C

~~02|04|2|2|

^^某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是_____。

A.1、15  B.2、15   C.1、30   D.2、30

^^D

~~02|04|3|2|

^^某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M×8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少为_____。 

A.22位  B.23位  C.25位  D.26位 

^^D

~~02|04|3|2|

^^某容量为256MB的存储器,由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是_____。    

A  19       B  22     C  30    D  36

^^A

~~02|04|2|2|

^^假定用若干个2K×4位的芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是_____。

A.0000H   B.0600H   C.0700H   D.0800H

^^D

~~02|04|2|2|

^^对64K×8位的DRAM采用异步刷新方式,若单元刷新间隔不超过8ms,则刷新信号周期是_____。

A、8×106/28 ns   B、8×103/28 ns   C、8×106/216 ns   D、8×106/210 ns

^^A

~~02|04|2|2|

^^下列各类存储器中,不采用随机存取方式的是_____。 

A、EPROM   BCDROM   C、DRAM   D、SRAM

^^B

~~02|04|2|2|

^^下列关于闪存(Flash Memory)的叙述中,错误的是_____。

  1. 信息可读可写,并且读、写速度一样快 

B. 存储元由MOS 管组成,是一种半导体存储器 

C. 掉电后信息不丢失,是一种非易失性存储器 

D. 采用随机访问方式,可替代计算机外部存储器

^^A

~~02|04|2|2|

^^下列有关RAM和ROM的叙述中,正确的是_____。 

I、RAM是易失性存储器,ROM是非易失性存储器 

II、RAM和ROM都采用随机存取方式进行信息访问 

III、RAM和ROM都可用作Cache

IV、RAM和ROM都需要进行刷新 

A、仅I和II   B、仅II和III   C、仅I、II和IV  D、仅II、III和IV

^^A

~~02|05|3|2|

^^指令系统中采用不同寻址方式的目的主要是_____。

   A、实现存储程序和程序控制     B、可以直接访问外存 

   C、缩短指令长度,扩大寻址空间,提高编程灵活性 

   D、提供扩展操作码的可能并降低指令译码难度 

^^C

~~02|05|3|2|

^^假设寄存器R中的数值为300,指令中的地址段代码为300,地址为300和400的主存单元中存放的分别是400和500,PC的值是600,寻址后操作数为400,则相应的寻址方式是_____。

A、寄存器寻址     B、存储器间接寻址     C、相对寻址       D、立即寻址  

^^B

~~02|05|3|2|

^^在下列指令执行过程中,要使用堆栈的通常有_____。

  A、转子指令     B、返回指令       C、移位指令     D、软中断指令 

^^ABD

~~02|05|3|2|

^^在计算机的指令系统中,通常采用多种确定操作数的方式。当操作数的地址由某个指定的变址寄存器内容与位移量相加得到时,称为( ①  );如果操作数的地址是主存中与该指令地址无关的存储单元的内容,则称为(  ② )。 

A、间接寻址    B、相对寻址  C、基址寻址    D、变址寻址  E、单纯寻址    F、堆栈寻址   G、立即数寻址  H、低位数 

^^DA

~~02|05|2|2|

^^若使用堆栈来保存返回地址,转移指令和返回指令的主要区别在于_____。

A、它们的操作码必须不同。       B、转移指令字长一定比返回指令长。        

C、转移指令由地址段来决定转移地址;返回指令可以不设地址段,从堆栈中弹出返回地址。    

D、转移指令可以单独使用,返回指令只能和转子指令配套使用 

^^D

~~02|02|3|2|

^^若字符用ASCII码进行传送,为检查传送中是否有错,给字符的编码配上了奇校验位,当接受方收到的代码是10011011时,表明传送中_____。

A、最高位出错  B、未出错或偶数个位出错  C、有奇数个位错  D、绝对没有错 

^^B

~~02|02|3|2|

^^若浮点数尾数X的基数为2,下列4个尾数中属于规格化的尾数的有_____(多选)。

A.X补=1.1010110    B.X补=1.0110110   C.X补=1.1000000   D.X原=1.100000  

^^BCD

~~02|02|1|2|

^^在浮点数编码表示中_____在机器数中不出现,是隐含的。

A、阶码    B、符号    C、尾数    D、基数 

^^D

~~02|02|1|2|

^^浮点数的表示精度主要取决于_____。   

A、阶码位数       B、整个浮点数的位数     

C、尾数的位数     D、阶码和尾数的编码方法

 ^^C 

~~02|02|1|2|

^^通常用移码用来表示浮点数的阶码,其主要原因是_____。

A、移码是整数                   B、好用来比较两个数阶码的大小     

C、移码表示比补码表示简单       D、移码和补码符号位相反  

^^B

~~02|03|1|2|

^^在浮点加减运算中_____。           

A、阶码部分与尾数部分分别进行加减运算    

B、阶码与尾数作为一个整体相加减     C、阶码对齐后,尾数相加减     

D、尾数单独加减,取二数中最大阶码值作为结果的阶码值

^^C

~~02|03|3|2|

^^在原码不恢复余数除法中,求商操作是_____(多选)。

A、余数R(i)为正,则商Q(i)=1    

B、余数R(i)和除数同号,则商Q(i)=1    

C、余数R(i)为负,则商Q(i)=0     

D、余数R(i)和除数异号,则商Q(i)=0 

^^AC

~~02|03|3|2|

^^在原码加减除法中,商0的条件是_____。

A、余数R为正                    B、余数R为负     

C、余数R和除数Y同号            D、余数R和除数Y异号

^^B

~~02|03|3|2|

^^在原码一位乘法中,当乘数Yi为1时,_____。

A. 被乘数连同符号位与原部分积相加后,右移一位

B. 被乘数绝对值与原部分积相加后,右移一位

C.被乘数连同符号位右移一位后,再与原部分积相加后

D.被乘数绝对值右移一位后,再与原部分积相加后

^^B

~~02|03|3|2|

^^在补码一位乘法中,A补是累加和,X补是被乘数,Y补是乘数,当判断位YnYn+1=01时,执行的运算是_____。

A. ½(A补+Y补)      B. ½(A补-Y补)    C. ½(A补+X补)      D. ½(A补-X补)

^^C

~~02|02|2|2|

^^设浮点数共12位,其中阶码含一位阶符共四位,以2为底,补码表示;尾数含一位数符共8位,补码表示,规格化。则该浮点数所能表示的非零最小正数是_____。  

 A、2exp(-7)     B、2exp(-7)*2exp(-8)     C、2exp(-9)     D、2exp(-8)

^^C

~~02|02|2|2|

^^计算机内部的定点数大多用补码表示,以下是一些关于补码特点的叙述:

     ①零的表示是唯一              ② 符号位可以和数值部分一起参加运算

   ③和其真值的对应关系简单、直观     ④减法可用加法来实现

     在以上叙述中,哪些选项是补码表示的特点?_____。
   A.①和②     B.①和③     C.①和②和③    D.①和②和④

^^D

~~02|02|3|2|

^^设寄存器位数为8位,机器数采用补码形式(含一位符号位),则十进制数-26存放在寄存器中的内容为_____。  

   A.26H     B.9BH     C.E6H     D.5AH

^^C

~~02|02|2|2|

^^某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为______。

A. +(1 – 2-32)    B. +(1 – 2-31    C. 2-32    D. 2-31

^^B

~~02|04|2|2|

^^下面是有关反映计算机中存储器容量的计量单位的叙述,其中错误的是_____。

A.最小的计量单位为位(bit),表示一位“0”或“1”

B.最基本的计量单位是字节(Byte),一个字节等于8bit

C.一台计算机的编址单位、指令字长和数据字长都一样,且是字节的整数倍

D.主存容量为1KB,其含义是主存能存放1024个字节的二进制信息

^^C

~~02|02|2|2|

^^设寄存器内容为80H,若它对应的真值是-127,则该机器数是      

A、原码   B、反码  C、补码   D、移码

^^B

~~02|04|2|2|

^^在程序执行过程是,Cache与主存地址映像是由      

A、程序员调度的                        B、操作系统管理的  

C、由程序员和操作系统共同协同完成的   D、硬件自动完成分

^^D

~~02|04|2|2|

^^某计算机字长32位,存储容量是64MB,若按字编址,它的寻址范围是     

A. 8M     B.16M     C.16MB     D.8MB

^^B

~~02|05|2|2|

^^指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式可以实现     

A. 堆栈寻址             B.程序的条件转移     

C.程序的无条件转移      D.程序的条件转移或无条件转移

^^D

~~02|03|2|2|

^^下列加法器进位链中,速度最慢的是      

A、串行进位链                   B、并行进位链     

C、组内串行,组间并行进位链     D、组内并行,组间串行进位链  

^^A

~~02|03|2|2|

^^若X(补)=1.0101,Y(补)=1.1001,用变形补码(双符号位)计算X(补)+Y(补)后,其结果是      

A、为正数,且正确     B、发生了正溢出     

C、发生了负溢出       D、为负数,且正确  

^^C

~~02|03|2|2|

^^SN74181是多功能ALU芯片,它可以完成      

A、16种算术运算     B、16种逻辑运算     

C、16种算术运算和16种逻辑运算     D、加减乘除运算  

^^C

~~02|03|2|2|

^^浮点加减运算步骤中存在对阶操作,其规则是      

A、将加(或减)数的阶码调整得与被加(或被减)数的阶码相同     

B、将被加(或被减)数的阶码调整得与加(或减)数的阶码相同     

C、将两数中较小的阶码调整到与大的阶码相同,相应的阶码小的数的尾数需要进行右移操作     

D、将两数中较小的阶码调整到与大的阶码相同,相应的阶码小的数的尾数需要进行左移操作  

^^C

~~02|03|2|2|

^^原码乘法是

A、用原码表示操作数,然后直接相乘      。  

B、被乘数用原码表示,乘数取绝对值,然后相乘     

C、乘数用原码表示,被乘数取绝对值,然后相乘     

D、先取操作数绝对值相乘,符号位单独处理  

^^D

~~02|04|2|2|

^^某SRAM芯片,其存储容量为1024 × 16位,该芯片的地址线和数据线数目分别为     

A、10,16     B、20,4     C、 1024,4     D、1024,16

^^A

~~02|04|1|2|

^^ 随机存贮器即RAM是指     

    A、存贮单元中所存信息是随机的。

    B、存贮单元中的地址是随机的。

    C、用户的程序和数据可随机的放在内存的任何地方。

D、存贮器中存取操作与时间存贮单元物理位置顺序无关

^^D

~~02|03|3|2|

^^信息数字化后存储到记录媒体上,与信息存储无直接关系的是     

A、信息存储的物理机制           B、信息以何种数据结构存储     

C、数据的记录格式和文件格式     D、计算机所配置的程序设计语言的数目  

^^D

~~02|05|2|2|

^^若当前DS的内容为2000H,则偏移量为1000H单元的地址可表示为     。(多选)

A、2000H.1000H          B、21000H     C、2000H∶1000H     D、3000H

^^ BC

~~02|04|2|2|

^^有一静态RAM芯片的地址线为A12~A0,数据线为D7~D0,则该存储器芯片的存储容量为     

A、2K×4位         B、4KB        C、8KB        D、1K×4位

^^C

~~02|02|3|2|

^^计算机系统中大多采用二进制编码,以下是有关二进制编码的一些叙述:  

① 本符号少,故易实现            ② 编码/计数/运算的规则简单    

③与逻辑数据的对应关系简单     ④可读性好
 在以上叙述中,哪些是计算机系统采用二进制编码的真正原因?_____。
   A.①和②    B.①和③    C.①和②和③    D.①和②和③和④

^^C

~~02|02|3|2|

^^由3个“1”和5个“0”组成的8位二进制补码,能表示的最小整数是     
A.-126  B .-125   C.-32   D.-3

 ^^B

~~02|02|1|2|

^^在计算机中,普遍采用的字符编码是______。

A. BCD码      B. 16进制      C. 格雷码         D. ASC

^^D

~~02|04|2|2|

^^动态RAM芯片容量为16K×1位,要构成32K字节的RAM存贮器,需要该芯______。

A、4片           B、8片           C、16片        D、32片

^^C

~~02|02|3|2|

^^下列数中最小的数为______。

  1. (101001)2     B. (52)8    C. (101001)BCD     D. (233)16

^^C

~~02|02|2|2|

^^设X= - 0.1011,则〔X〕补为______。

A. 1.1011       B. 1.0100      C. 1.0101         D. 1.1001 

^^C

~~02|03|2|2|

^^如果x为负数,由[x]补求[-x]补是将______。

A. [x]补各值保持不变           B. [x]补符号位变反,其余各位不变

C. [x]补除符号位外,各位取反,末位加1

D. [x]补连同符号位一起,各位取反,末位加1

^^D

~~02|03|2|2|

 ^^ 在定点运算器中,无论采用双符号位还是单符号位,都必须有______,一般采用______实现。     

A.  译码电路  与非门             B. 编码电路  或非门

C.  溢出判断电路  异或门         D. 移位电路  与或非门

^^C

~~02|03|2|2|

^^用海明码对长度为8位的数据进行检错和纠错时,若能纠正一位错,则校验位数至少为______。

A、2   B、3   C、4   D、5

^^C

~~02|03|2|2|

^^假定有4个整数用8位补码分别表示为r1=FEH,r2=F2H,r3=90H,r4=F8H。若将运算结果存放在一个8位寄存器中,则下列运算中会发生溢出的是______。

A.r1*r2   B.r2*r3   C.r1*r4   D.r2*r4

^^B

~~02|03|2|2|

^^某字长为8位的计算机中,已知整形变量x、y的机器数分别为[x]补=1 1110100,[y]补=1 0110000。若整形变量z=2*x+y/2,则z的机器数为______。

A.1 1000000   B.0100100   C.1 0101010   D.溢出

^^A

~~02|04|2|2|

^^用4K×8的存贮芯片,构成64K×8的存贮器,需使用多少存贮芯片,正确答案为______。

A、128片       B、16片        C、8片             D、32片

^^B

~~02|02|3|2|

^^假定编译器规定int 和 short型长度分别为32位和16位,执行下列C语言语句后:

     unsigned short x=65530;

     unsigned int y=x;

    得到y的机器数为____。

A.0000 7FFAH   B.0000 FFFAH   C.FFFF 7FFFAH   D.FFFF FFFAH

^^B

~~02|03|3|2|

^^若x=103,y= - 25,则下列表达式采用8位定点补码运算实现时,会发生溢出的是___。       

A. x+y     B. -x+y      C. x-y       D. -x-y 

^^C

~~02|02|3|3|

^^float型数据通常用IEEE754单精度浮点数格式表示,若编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是____。

 A、C104 0000H      B、C242 0000H     C、C184 0000H       D、C1C2 0000H

^^A

~~02|02|3|3|

^^某数采用IEEE754单精度浮点数格式表示为C640 0000H,则该数的值是____。
A、-1.5×213  B、-1.5×212   C、-0.5×213  D、-0.5×212

^^A

~~02|02|3|3|

^^float 类型(即IEEE754 单精度浮点数格式)能表示的最大正整数是____。

  A. 2126-2103   B. 2127-2104   C. 2127-2103   D.2128-2104 

^^D

~~02|02|3|3|

^^ IEEE754单精度浮点数格式表示的数中,最小规格化正数是____。

  A、1.0×2-126  B、1.0×2-127  C、1.0×2-128  D、1.0×2-149
^^A

~~02|02|3|3|

^^ float型数据通常用IEEE754单精度浮点数格式表示。假定两个floa型变量x和y分别存放在32位寄存器f1和f2中,若(f1)=CC90 0000H,(f2)=B0C0 0000H,则x和y之间的关系是____

A、x<y且符号相同  B、x<y且符号不同  C、x>y且符号相同  D、x>y且符号不同
^^A

~~02|02|3|3|

^^假定变量i、f、d的数据类型分别为int、float、double(int用补码表示,float和double用IEEE754标准中的单精度和双精度浮点数格式表示),已知i=785,f=1.5678e3,d=1.5e100,若在32位计算机中执行下列关系表达式,则结果为真的是____
I、i=(int)(float)i   II、f=(float)(int)f  III、f=(float)(double)f  IV、(d+f)-d=f    

A、仅I、II   B、仅I、III   C、仅II、III   D、仅III、IV

^^B

~~02|02|2|2|

^^下列描述中正确的是     

A、浮点数是由阶码和尾数两部分组成,两部分都是定点小数     

B、浮点数阶码为定点整数,尾数为定点小数     

C、浮点数的阶码为定点小数,尾数为定点整数     

D、浮点数的阶码和尾数都是定点整数  

^^B

~~02|02|2|2|

^^采用规格化浮点数的主要原因是     

A、可充分利用尾数部分的有效位数,使得精度尽可能高     

B、可充分利用尾数部分的有效位数,以增加数的表示范围     

C、可简化浮点运算方法     D、使得尾数规则好看 

^^A

~~02|02|3|2|

^^能发现两位错误并能纠正一位错的编码为     

A、 CRC码   B、海明码    C、偶校验码    D、奇校验码

^^B

~~02|05|3|2|

^^RISC的指令系统与CISC的指令系统相比,前者______。(多选)

A、指令结构和功能简单,指令条数少,使用频率高     

B、是定字长指令,寻址方式少而简单,大部分指令在一个时钟周期内完成     

C、只有LOAD/STORE指令能访问主存,运算类指令不访存     

D、通用寄存器数量大,指令操作大多在寄存器之间进行 

^^ABCD

~~02|04|2|2|

^^动态存贮器刷新,下面哪种说法正确     

    A、刷新可在CPU执行程序过程中进行

    B、刷新在外电路控制下,定时刷新,但刷新时,信息不读出

C、在正常存贮器读操作时也会发生刷新,可防止刷新影响读出信息,故读操作时,应关闭电路工作。

D、刷新过程一定伴随着信息输出,无法控制,故刷新时不要进行读出操作。

^^B

~~02|04|3|2|

^^用一片EPROM的芯片构成系统内存,其地址范围为F0000H~F0FFFH,无地址重叠,该内存的存储容量为     

A、2KB         B、4KB          C、8KB         D、16KB

^^B

~~02|05|1|2|

^^在存储器堆栈中,若堆栈从地址大的位置向地址小的位置生成,栈底地址为ASP初值为A1,则堆栈压栈操作是     

A、将SP值加1,然后将数据写入堆栈     

B、将SP的值减1,然后将数据写入堆栈     

C、向SP所指的存储单元写入数据        

D、向栈底A单元写入数据 

^^B

~~02|05|3|2|

^^堆栈操作时,段地址由    寄存器指出,段内偏移量由      寄存器指出。

A、CS       B、DS        C、SS          D、ES  E、DI        F、SI        G、SP          H、BP

^^CG

~~02|03|3|2|

^^基本的运算器组织包含的逻辑组成有     。(多选)

   A、实现基本算术、逻辑运算功能的ALU     

   B、提供操作数和暂存结果的寄存器组     

   C、有关的判别逻辑       D、内部数据总线和局部控制电路  

^^ABCD

~~02|05|2|2|

^^从设计者角度看,硬件与软件之间的界面是     

A、操作系统     B、语言处理程序     C、指令系统     D、输入输出系统  

^^C

~~02|04|2|2|

^^双端口存储器在     情况下会发生读/写冲突

A.左右端口的地址码不同    B.左右端口的地址码相同

C.左右端口的数据码相同    D.左右端口的数据码不同

^^B

~~02|04|2|2|

^^假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是___

  A.5%   B.9.5%   C.50%   D.95%

^^D

~~02|02|2|2|

^^若浮点数尾数的真值为M,尾数的基数为2,则判断一个浮点数是规格化的浮点数的条件是     

A、M的绝对值大于0.5而小于1     B、M的绝对值大于等于0.5而小于1  

C、M的绝对值大于(1-2exp(-n))而小于1     

D、M的绝对值大于2exp(-n)而小于1  

^^B

~~02|02|2|2|

^^若X的补码等于11111111,则X的原码     

A、10000001     B、00000001     C、-255     D、+255  

^^A

~~02|02|2|2|

^^若八进制数为503.3,则相应的二进制数为     

A、1010011.011     B、101011.011     C、101000011.011     D、101000011.11  

^^C

~~02|02|2|2|

^^若一个数的BCD码为0100010010010100,则相应的十进制数为     

A、8928     B、8924     C、4494     D、8921  

^^C

~~02|02|2|2|

^^浮点数的表示范围和精度取决于     

A、阶码的位数和尾数的位数                B、阶码采用的编码和尾数的位数  

C、阶码采用的编码和尾数采用的编码    D、阶码的位数和尾数采用的编码

^^A

~~02|02|2|2|

^^若十六进制数为D5.6,则相应的二进制数为     

A、11010101.0110     B、1101101.110     C、11010101.110     D、1101101.0110  

^^A

~~02|02|3|2|

^^在标准ASCII字符集中,一个字符的编码占用     

A、4个字节     B、2个字节     C、1个字节     D、7bit  

^^D

~~02|02|2|2|

^^32个汉字的机内码需要     

A、16字节    B、32字节    C、64字节    D、 8字节

^^C

~~02|04|3|2|

^^某计算机Cache的容量为128KB,块大小为16字节,采用8路组相联映射方式,则字节地址1234567H的单元调入该Cache后,其Tag为     

 A.1234H     B.2468H     C.048DH    D.12345H 

^^C

~~02|02|2|2|

^^在大量数据传送中常用且有效的检验法是     

A、海明码校验        B、偶校验  C、奇校验            D、 CRC校验

^^D

~~02|04|3|2|

^^设有一主存-Cache层次的存储器,其主存容量为1MB,Cache容量为16KB,每字块为8个字,每字32位,采用直接地址映像方式,若主存地址为35301H,且CPU访问Cache命中,则该主存块在Cache的第     字块中(Cache起始字块为第0字块)。

A.152    B.153    C.154     D.151

^^A

~~02|02|1|2|

^^若X=-121/512,则X的补码为     

A、1.001111001     B、1.110000111     C、1.1111001     D、1.110000110  

^^B

~~02|02|3|2|

^^在CRC校验中,接收端检查出某一位数据错后,纠正的方法是     

A、请求重新发送                             B、删除数据    

C、通过余数的值由接收端自行纠正      D、以上均可以

^^D

~~02|02|2|2|

^^若数据0的机器数表示有两种形式,则该机器数编码     

A、只能是原码     B、只能是反码     C、是补码     D、是原码或反码   

^^D

~~02|02|2|2|

^^若二进制数为1010111.11,则相应的十进制数为     

A、87.75     B、87.55     C、85.55     D、85.75  

^^A

~~02|02|2|2|

^^若要表示任一三位长的十进制数,则它的BCD码需要的二进制位数是     

A、9位     B、10位     C、11位     D、12位   

^^D

~~02|05|2|2|

^^采用多种寻址方式的目的主要是     

   A.实现存储程序和程序控制       B.可直接访问外存

   C.缩短指令长度,扩大寻址空间,提供编程灵活性

   D.提供扩展操作码的可能并降低指令译码的难度

^^C

~~02|05|2|2|

^^下列叙述中不能反映RISC特征的是     

A.选取使用频率低的一些复杂指令,指令条数多   B.指令长度固定    

C.指令格式少      D.设置大量通用寄存器

^^A

~~02|05|2|2|

^^在指令格式中,采用扩展操作码设计方案的目的是     

    A.减少指令字长度      B.增加指令字长度

    C.保持指令字长度不变而增加指令操作的数量

    D.保持指令字长度不变而增加寻址空间

^^D

~~02|02|1|2|

^^十进制整数转换为二进制整数采用     

A、除基取余法     B、乘基取整法     C、按权相加法     D、逐次除基相加法  

^^A

~~02|02|2|2|

^^若浮点数尾数采用双符号位,补码表示,阶码以2为底,则下列属于规格化的数是     

A、11.0110111     B、11.1010101     C、00.0101101     D、00.0000001  

^^A

~~02|05|3|2|

^^设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量,用补码表示。每当CPU从存储器取出一个字节时,即自动完成(PC)+1-->PC。若当前PC值为2000H,2000H处的指令为JMP *-9(*为相对寻址特征),则执行完这条指令后,PC值为     

  A. 1FF7H    B.1FFF8H    C.1FF9H    D.1FFAH

 ^^C

~~02|02|1|2|

^^在浮点数编码表示中     在机器数中不出现,是隐含的。

A、阶码    B、符号    C、尾数    D、基数

^^D

~~02|02|2|2|

^^若数的移码为8位,当X=-1101101时,则X的移码为

A、0010011     B、00010011     C、10010011     D、10011  

^^B

~~02|05|2|2|

^^在通用计算机指令系统的二地址指令中,操作数的物理位置可安排在     

I.一个主存单元和缓冲存储器       II.两个数据寄存器    

III.一个主存单元和一个数据寄存器  IV.一个数据寄存器和一个控制存储器  

V.一个主存单元和一个外存单元

A.II、III和IV    B.II、III     C.I、II和III      D.I、II、III和IV

^^B

~~02|02|2|2|

^^在规格化浮点表示中,保持其他方面不变,将阶码部分的移码表示改为补码表示,将会使数的表示范围     

A、增大    B、减少    C、不变    D、以上都不对

^^C

~~02|02|1|2|

^^通常用移码来表示浮点数的阶码,其主要原因是     

A、移码是整数     B、好用来比较两个数阶码的大小     

C、移码表示比补码表示简单     D、移码和补码符号位相反  

^^B

~~02|05|2|2|

^^在计算机中,表示地址常用     

A、带符号数     B、定点整数     C、定点小数     D、无符号整数 

^^D 

~~02|02|2|2|

^^关于ASCII编码的正确描述是     

A、使用8位二进制代码,最右边一位为1  

B、使用8位二进制代码,最左边一位为0  

C、使用8位二进制代码,最右边一位为0  

D、使用8位二进制代码,最左边一位为l

^^B

~~02|05|1|2|

^^下列关于RISC的叙述中,错误的是       。 

A.RISC普遍采用微程序控制器 

B.RISC大多数指令在一个时钟周期内完成 

C.RISC的内部通用寄存器数量相对CISC多 

D.RISC的指令数、寻址方式和指令格式种类相对CISC少

^^A

~~02|03|3|2|

^^加法器采用先行进位的目的是(  )(多选)

   A、提高加法器的速度      B、快速传递进位信号  

   C、优化加法器结构          D、增强加法器功能 

^^AB

~~02|03|3|2|

^^现代计算机的运算器一般通过总线结构来组织,下述总线结构的运算器中,(        )的操作速度最快,(        )的操作速度最慢。

   A、单总线结构        B、双总线结构     C、三总线结构        D、多总线结构

^^CA

~~02|03|2|2|

^^两补码数相加,采用1位符号位,当     时表示结果溢出。

A、符号位有进位    B、符号位进位和最高数位进位异或结果为0。  

C、符号位为1        D、符号位进位和最高数位进位异或结果为1

^^D

~~02|03|2|2|

^^运算器的主要功能是进行     

A、逻辑运算    B、算术运算    C、逻辑运算和算术运算    D、只作加法

^^C

~~02|03|2|2|

^^在定点二进制运算器中,减法运算一般通     过来实现。

A、原码运算的二进制减法器    B、补码运算的二进制减法器  

C、补码运算的十进制加法器    D、补码运算的二进制加法器

^^D

~~02|03|1|2|

^^运算器虽由许多部件组成,但核心部分是     

A、数据总线    B、算术逻辑运算单元  C、多路开关、累加寄存器

^^B

~~02|03|1|2|

^^组成一个运算器需要多个部件,但下面所列     不是组成运算器的部件。

A、状态寄存器    B、数据总线   C、ALU     D、地址寄存器

^^D

~~02|04|2|2|

^^某计算机字长32位,存储容量是8MB,若按双字编址,它的寻址范围是     

A.0~256K-1     B.0~512K-1     C.0~1M-1     D.0~2M-1

^^C

~~02|04|2|2|

^^可编程的只读存储器     

A、不一定可以改写       B、可以改写  C、不可以改写            D、以上都不对

^^B

~~02|04|2|2|

^^ROM与RAM的主要区别是     

A、断电后,ROM内保存的信息会丢失,RAM则可长期保存而不会丢失  

B、断电后,RAM内保存的信息会丢失,ROM则可长期保存而不会丢失  

C、ROM是外存储器,RAM是内存储器  

D、ROM是内存储器,RAM是外存储器

^^B

~~02|04|2|2|

^^下列说法正确的是     

A.半导体RAM信息可读可写,且断电后仍能保持记忆  

B.动态的RAM属非易失性存储器,而静态的RAM存储信息是易失性的  

C.静态RAM,动态RAM都属易失性存储器,断电后存储的信息将消失  

D. ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失

^^C

~~02|04|2|2|

^^双端口存储器所以能高速进行读写,是因为采用了     

A、高速芯片         B、两套相互独立的读写电路  C、流水技术         D、新型器件

^^B

~~02|04|2|2|

^^存储周期是指     

A、存储器的读出时间  B、存储器进行连续读和写操作所允许的最短时间间隔  C、存储器的写入时间  D、存储器进行连续写操作所允许的最短时间间隔

^^B

~~02|04|2|2|

^^某一DRAM芯片其容量为16K×1,除电源线、接地线和刷新线外,该芯片的最小引脚数应为     

A、16     B、12     C、8   D、15

^^C

~~02|04|2|2|

^^下列元件中存取速度最快的是     

A、Cache    B、寄存器    C、内存    D、外存

^^B

~~02|04|1|2|

^^动态RAM的刷新是以     为单位进行的。

A、存储单元    B、行    C、列    D、存储矩阵

^^B

~~02|04|2|2|

^^交叉存储器实质上是一种     存储器,它能     执行     独立的读写操作。

A、模块式,并行,多个    B、模块式,串行,多个  

C、整体式,并行,一个    D、整体式,串行,多个

^^A

~~02|04|2|2|

^^计算机的存储器系统是指     

A、RAM     B、 ROM    C、主存储器    D、cache、主存储器和外存储器

^^D

~~02|04|1|2|

^^存储器是计算机系统的记忆设备,它主要用来     

A、存放数据    B、存放程序    C、存放数据和程序    D、存放微程序

^^C

~~02|04|2|2|

^^若SRAM芯片的容量是2MX8位,则该芯片引脚中地址线和数据线的数目之和     

A、21     B、29     C、18     D、不可估计

^^B

~~02|03|2|2|

^^假定带符号整数采用补码表示,若int变量x和y的机器数分别是FFFF FFDFH和0000 0041H,则x、y的值以及x-y的机器数分别是_____。

A、x=-65   y=41   x-y的机器数溢出

B、x=-33   y=65   x-y的机器数FFFF FF9DH

C、x=-33   y=65   x-y的机器数FFFF FF9EH

D、x=-65   y=41   x-y的机器数FFFF FF96H

^^C

~~02|02|2|2|

^^IEEE754单精度浮点格式表示的数中,最小的规格化正数是_____。

A、1.0*2-126   B、1.0*2-127   C、1.0*2-128   D、1.0*2-149

^^A

~~02|03|2|2|

^^整数x的机器数为1101 1000,分别对x进行逻辑右移1位和算术右移1位操作,得到的机器数各是_____。

A、1111 1100、1111 1100   B、0110 1100、1111 1100

C、1111 1100、0110 1100   D、0110 1100、0110 1100

^^B

~~02|04|2|2|

^^假如DRAM芯片中存储阵列的行数为r、列数为c,对于一个2K*1位的DRAM芯片,为保证其地址引脚数最少,并尽量减少刷新开销,则r、c的取值分别是_____。

A、2048、1   B、64、32    C、32、64    D、1、2048

^^C

~~02|03|3|2|

^^浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X = 27 × 29/32,Y = 25× 5/8,则用浮点加法计算X+Y的最终结果是_______。

A.001111100010   B.001110100010   C.010000010001   D.发生溢出

^^D

~~02|03|3|2|

^^下列有关浮点数加减运算的叙述中,正确的是_______。

  1. 对阶操作不会引起阶码上溢或下溢    II.右规和尾数舍入都可能引起阶码上溢

III.左规时可能引起阶码下溢           IV.尾数溢出时结果不一定溢出

  1. 仅II、III     B.仅I、II、IV      C.仅I、III、IV     D.I、II、III、IV

^^D

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值