system verilog基础知识总结与复习(随机化)

一、为什么要引入随机化?

        随着验证规模越来越大,定向测试已经不能满足我们所需的测试需求,而随机化可以帮助我们生成更多激励用于测试,更重要的是随机化测试可以检测出一些我们都没有想到的缺陷。

二、随机化的种类及约束

        1、布尔表达式

        class TEST ;

                rand bit [31:0] a ;

                rand bit [63:0] b;

                rand bit [63:0] c;            

                constraint c_test{ a<b;

                                   b<c;

                                   b == 100;

                 }

        endclass

        注意三点: ①constraint中所有想要begin end的地方都用{}代替②约束力不能用“=”赋值,只能用关系运算符“==”给随机变量赋一个固定的值。③不支持 a<b<c这种写法,会先判断a<b,最终c的值是大于0或者大于1,并没有收到约束。

        2、权重分布    

        class TEST ;

                rand bit [31:0] a ;

                rand bit [63:0] b;

                rand bit [63:0] c;            

                constraint c_test{

  
  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值