![](https://img-blog.csdnimg.cn/20201014180756928.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
高速PCB设计与仿真
文章平均质量分 71
IC测试工程师
专注于ATE测试开发,主攻方向:数字芯片测试
展开
-
Candence 高速PCB设计与仿真--概念篇(0)高速信号的确定
还有现在大部分PCB设计人员搞不清晰哪些属于高速信号,这个高速信号不是单一依靠频率进行定义的,上升下降时间等AC参数也是关键。在实际的板级布线中,稍微长些的布线,系统延时可能会达到ns级别。ns级别的延时对于低速的系统中随不值一提,但在高速门电路、FPAG等高速系统中,这个数量级的延时就不可被忽略了。例如,高速PCB设计中还需考虑信号的开始端阻抗与终端阻抗不匹配,将会出现电磁波的反射现象。因此,在设计高速PCB时,信号延时的问题需要考虑,EMI/EMC等问题也需要考虑。原创 2024-06-20 01:16:23 · 336 阅读 · 0 评论 -
Candence 高速PCB设计与仿真--预告篇
通过合理的设计流程和有效的工具使用,可以大大提高高速电路板的设计质量和可靠性。对于电子工程师而言,不断学习和掌握最新的技术和工具,是提升自身设计能力的关键途径。最后,值得注意的是,Cadence Allegro SPB软件的版本更新较快,不同版本的功能有所差异。Cadence Allegro提供了一套完整的信号完整性和电源完整性分析工具,通过设定约束条件来模拟和分析信号在传输过程中可能出现的各种问题,如串扰、反射、电磁干扰等。比如,焊盘的制作、封装符号的选用、电路板的规划等都会影响最终的PCB性能。原创 2024-06-19 01:16:30 · 949 阅读 · 0 评论