硬件
csyzcyj
这个作者很懒,什么都没留下…
展开
-
Proteus 抢答器设计经验 边沿触发的单稳态触发器实现 74LS148的一些BUG 74LS05反相器
注:使用软件版本为Proteus 7.1,下方的经验均基于抢答器电路设计仿真目录74LS05反相器抢答器定时发声功能的实现——边沿触发的单稳态触发器74LS148的一些BUG74LS05反相器在设计电路时发现该型号反相器带负载能力/输出特性不足,当输入为低电平时,输出悬空解决方案:换成74LS04或74LS14后可满足要求抢答器定时发声功能的实现——边沿触发的单稳态触发器使用555定时器搭建的经典定时发声功能的电路如下图所示:其中,左边是由555定时器组成的.原创 2020-07-12 13:28:22 · 3182 阅读 · 1 评论 -
Multisim 三点式振荡电路产生正弦波 瞬态分析 起振时间
目录电路静态工作点的设置电路瞬态分析及起振时间、输出幅度的调整电路电路如下图(注:等电位点只能有唯一的节点号,两条线交叉处有一个实心小圆点):静态工作点的设置运行电路后,打开图中的“XMM1”,调节图中的Rb1滑动电阻,即可改变静态工作点。上图电路中,Rb1调节至80%左右时,XMM1示数为3mA左右,电压表XFC1示数约为6.6V,此时示波器可见正弦波形。对于该电路,静态工作点过大或过小时,正弦波输出幅值都将减小电路瞬态分析及起振时间、输出幅度的调整..原创 2020-07-11 19:18:08 · 8353 阅读 · 1 评论 -
VHDL 七段显示译码器
使用Quartus Ⅱ,器件为MAXⅡ——EPM240T100C5七段显示译码器VHDL语言的代码如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;Entity seg7_4 is --工程名为seg7_4 PORT ( BCD_in : IN STD_LOGIC_VECTOR(3 DOWNTO 0); --输入四位BCD码 SG_out : OUT STD_LOGIC_VECTOR(6 DOWNTO原创 2020-07-11 18:13:21 · 13530 阅读 · 0 评论