硬件基础
Groom_Jung
任何问题或讨论欢迎致函[email protected]
展开
-
【CPLD Verilog】WARNING - IO buffer missing for top level port
在编写的一个监控风扇板的TACH信号的程序中module FanTachMonitor ( input sys_clk,input auxgood,input [31:0] fan_count_num // fan_count_num * 20ns = fan_time,input fan_tach,output reg [15:0] fan_rps );综合之后报了一组wa...原创 2019-11-05 16:18:18 · 1092 阅读 · 0 评论 -
【学习笔记】System Address Map Initialization in x86/x64 Architecture Part 2: PCI Express-Based Systems
原文链接:https://resources.infosecinstitute.com/system-address-map-initialization-x86x64-architecture-part-2-pci-express-based-systems/学习摘要1、 PCIe是PCI的一种拓展,这意味着虽然物理层面上和PCI不同,但是逻辑上是一脉相承的。事实上,只要操作系统支持PCI...翻译 2019-03-08 19:42:54 · 968 阅读 · 0 评论 -
【学习笔记】System Address Map Initialization in x86/x64 Architecture Part 1: PCI-Based Systems
原文链接:https://resources.infosecinstitute.com/system-address-map-initialization-in-x86x64-architecture-part-1-pci-based-systems/摘要1、 PCI设备内存映射只有在pci设备包含存储空间的时候才需要,例如显卡、网卡(带有板上缓冲或支持pci拓展rom)2、 对于‘me...翻译 2019-03-08 20:03:20 · 1599 阅读 · 0 评论 -
NAND和NOR flash的区别
今天和厂商的交流中学习了一些NAND和NOR的内容,之后又从网上看了些资料完善了相关的内容。1、Flash的基本存储单元是浮动栅极场效应管(Floating Gate FET)。浮栅FET的基本原理就是在普通的FET中设置了一个浮动栅极,通过对浮动栅极电荷的注入可以控制DS之间通道的导通。当浮栅中注入电荷后,DS之间导通,该存储单元即为0,当移除电荷后,DS之间关断,存储单位为1.2、一般Fl...原创 2019-03-21 21:06:55 · 507 阅读 · 0 评论 -
串口总结之一:串口调试问题速览
串口不打印问题: 检查串口tx rx方向是否正确,是否做了交叉; 确认BIOS里的端口资源分配是否正确; 确认BIOS是否屏蔽了串口信息; 检查BMC的superIO地址配置是否正确,strap pin; 检查levelshift芯片是否正确; 如果是RJ45的话,有两种标准,检查线缆上信号pin序是否正确; 打印乱码: 确认比特率是否设置正确; 确认调试工具线控...原创 2019-03-26 22:56:40 · 901 阅读 · 0 评论 -
关于服务器风扇的接口信号
项目组提了一个需求,要用CPLD做一套风扇的控制逻辑,在BMC挂掉或者未启动的时候接管风扇的控制,于是研究了一下风扇的控制逻辑。1、接口一般服务器或交换机上的风扇接口都会走以下几种信号:(1)POWER;(2)GND;(3)PWM;(4)TACH/FG;(5)LED。(1)(2)POWER、GND:风扇上一般都是12V供电的,红线接12V,黑线接GND。不过也有风扇是正负54V供电...原创 2019-05-22 22:54:12 · 14066 阅读 · 1 评论