数字信号处理
文章平均质量分 70
HI_IT
FPGAer--信号、测量
展开
-
Xilinx FFT IP核详解(三)
我们在利用IP核进行FPGA设计时,需要理解FFT相关的操作理论,比如FFT蝶形运算带来的位宽扩展、FFT实现资源与性能的权衡、如何实时更新FFT变换点数、缩放等相关配置及FFT操作时序等。本文我们就针对这些问题进行详细的介绍。转载 2022-09-09 17:32:34 · 3168 阅读 · 0 评论 -
Xilinx FFT IP核详解(二)
配置通道(s_axis_config)接口是AXI通道,TDATA接口描述如表4所示。所有需要padded的字段如果未达到8bit边界,需要扩展到8bit边界。扩展的bit未可以为任意值,设计为常量值可以节省器件资源。表4、TDATA字段描述。转载 2022-09-09 17:30:03 · 2946 阅读 · 0 评论 -
Xilinx FFT IP核详解(一)
该IP核支持N点FFT或者IFFT计算,N为2m,m取值3~16。对于定点输入,输入数据为N个复数向量,表示双路bx-bit二进制补码,即实部和虚部都为bx-bit二进制补码,bx = 8~34,相似地,相位因子bw也为8~34bit位宽。对于单精度浮点输入,输入N个复数向量,表示双路32-bit浮点数据,相位因子为24或者25bit定点数。全精度不缩放算法定点缩放,用户可以提供缩放因子块浮点(实时调整缩放)所有的片上使用的存储器可以是块RAM(BRAM)或者分布式RAM(逻辑资源实现)。转载 2022-09-09 17:08:08 · 2255 阅读 · 0 评论 -
模拟角频率与数字角频率的关系
首先定义一个连续正弦波:x(t) = sin(2pift)=sin(Ωt)Ω为模拟角频率,单位是rad/s。现在对上述连续正弦波进行采样,采样周期为T_s,那么上式变为:x(n) = sin(2pifnT_s)=sin(wn)w为数字角频率,即w = 2pifT_s = (2pif)/f_s,单位是rad。当f取-f_s到f_s时(奈奎斯特采样定理的限制),w将在-2pi~2pi之间变化,于是w也被称为圆周频率或圆频率。...原创 2021-08-28 13:54:15 · 3321 阅读 · 0 评论