半导体存储器介绍

1 只读存储器(ROM)

  • 掩膜 ROM:出厂定型
  • PROM:可编程一次
  • EPROM:紫外线擦除
  • EEPROM:电擦除
  • Flash Memory:闪存

2 随机存取存储器(RAM)

  • SRAM:只要电源不掉电,数据就不会丢失。速度极快,用于 Cache
  • DRAM:需要定期充电。集成度高,用于内存条
  • NVRAM:SRAM 和 EEPROM 组合,一旦掉电数据存到 EEPROM

3 DRAM 发展

  1. SDRAM:RAM 与 CPU 时钟相同,一个时钟周期只能传输一次
  2. DDR SDRAM:上升期和下降期各传输一次,2bit 预存取
  3. DDR2 SDRAM:4bit 预存取
  4. DDR3 SDRAM:8bit 预存取
  5. DDR4 SDRAM:加入了新技术 Bank Group 数据组的设计,所以不能单纯的按照倍数计算。但最少预读也是 16bit

当你发现有 8 bit 预存取的 DDR4 内存条时,你就要小心了,是否是使用 DDR3 内存颗粒魔改而成
拓展资料:点击

4 传输频率、时钟频率、内核频率

  1. 传输频率:实际数据传输的频率,即现在购买内存时所标的频率
    在这里插入图片描述

  2. 时钟频率 = 传输频率 / 一个周期传输次数,除 SDRAM 外,其余的每个周期传输俩次上升期和下降期

  3. 内核频率 = 传输频率 / 预存取位数,内核频率越低,功耗越小,发热量越低,内核频率一般是在 133Mhz 到 200Mhz

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
Quartus是一种常用于数字电路设计的集成开发环境,用于在FPGA和CPLD等可编程逻辑器件上实现各种电路功能。在Quartus中进行半导体存储器实验,一般涉及到设计存储器电路的结构,并通过编程将其加载到目标设备中进行验证。 在Quartus中实现半导体存储器,首先需要选择合适的存储器类型,如RAM(随机访问存储器)或ROM(只读存储器),并确定存储器的位宽和容量。然后,可以使用Quartus提供的可视化设计工具来绘制存储器电路的结构,包括地址线、数据线、写使能信号等。可以通过逻辑门和触发器等基本组件的组合,设计出符合需求的存储器电路。 在完成设计后,需要进行逻辑综合、布局布线和时序分析等过程,以确保设计的正确性和可靠性。在Quartus中,可以使用Quartus自带的工具来完成这些任务,如Quartus Prime、ModelSim等。通过逻辑综合,可以将存储器电路转化为目标设备可识别的逻辑门级网表。然后,通过布局布线和时序分析,可根据设计需求来优化电路的物理布局和时序性能,以确保存储器电路能够正常工作。 最后,将生成的逻辑网表加载到目标设备中,并进行验证。可以使用Quartus提供的硬件编程工具,如JTAG调试器,将逻辑网表下载到目标设备的可编程逻辑器件中。通过测试,可以验证存储器电路的功能和性能是否符合设计要求。 总之,使用Quartus进行半导体存储器实验需要经过设计、综合、布局布线、时序分析和验证等多个环节,通过这些步骤,可以实现存储器电路在可编程逻辑器件上的功能实现与验证。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值