I2S_TX 音频发送通用设计

I2S简介
I2S_RX.png

如上图所示:

  • SCLK :位时钟,数据单bit反转。 频率=2 * 采样频率 * 采样位宽
  • LRCK :帧时钟,左右声道标志位。 频率=采样频率
  • SDATA :串行音频数据BIT位。图中表示音频数据为8bit,即采样位宽=8
  • sdata在sclk的下降沿变化,上升沿采集。且在lrck发生反转后的第二个上升沿采集音频数据的最高位。音频数据的最低位是lrck再次反转的第一个上升沿。

I2S详介
I2S音频总线协议

功能简介
将音频数据经过存储后,进行并传串处理,按照I2S协议输出。

模块端口
i2s_tx.png

接口描述

signal_namedirectionwidthdescription
i_clkinput1FPGA内部系统时钟
i_rst_ninput1异步复位,低电平有效
i_dsp_clkinput1由DSP给出,用于分频出 sclk 和 lrck
i_aud_left_datainputSAMP_BITS左声道的音频数据
i_aud_right_datainputSAMP_BITS右声道的音频数据
i_aud_eninput1音频样本有效标志
o_aud_sclkoutput1I2S位时钟
o_aud_lrckoutput1I2S帧时钟
o_aud_sdataoutput1I2S串行音频数据
o_rd_reqoutput1向上级模块发出音频数据请求,若上级模块无存储则忽略该信号

参数定义

Paramterdescription
DIV_SCLK_DEPTHsclk 是 i_dsp_clk 的 2^N 分频,取值 N
DIV_LRCK_DEPTHlrck 是 sclk 的 2^M 分频,取值 M
SAMP_BITS左 (右)音频的采样位宽
FIFO_DEPTHFIFO数据深度的位宽。如深度为256,则取值8

实现方案
在这里插入图片描述

  • i_dsp_clk经过分频模块divdreq_clk分频出lrck和sclk。
  • 将左右声道位拼接后写入FIFO中。
  • 利用lrck上升沿读取FIFO数据,配合I2S时序移位输出。

电路图描述
在这里插入图片描述
注:绿色为wire型,蓝色为reg型,紫色是逻辑计算

资源占用估计

资源类型个数用途
寄存器1bit3信号延拍
寄存器2*SAMP_BITS bit2数据流
FIFO深度:FIFO_DEPTH;位宽:2*SAMP_BITS1跨时钟域变化

子模块(div_freq)


功能简介

  • i_clk根据parameter进行2^N分频得到o_clk。(N为parameter)
  • 根据i_rst_n进行异步复位同步释放处理得到与o_clk相匹配的o_rst_n。

接口描述

signal_namedirectionwidthdescription
i_clkinput1FPGA内部系统时钟
i_rst_ninput1异步复位,低电平有效
o_clkoutput1分频得到的时钟
o_rst_noutput1分频得到的复位信号

参数定义

Paramterdescription
DIV_CNT_DEPTHo_clk 是 i_clk 的2^X分频,取值为X

代码实现

module  div_freq
  #(
        parameter    DIV_CNT_DEPTH  =  2
  )
  (
        input              i_clk    ,
        input              i_rst_n  ,

        output  reg        o_clk    ,
        output  reg        o_rst_n  
  )
//-----------------------------  reg && wire   -------------------------------

        reg        rst_n_temp_0  ;
        reg        rst_n_temp_1  ;

//--------------------------------  o_clk   -----------------------------------

        always  @(posedge i_clk or negedge i_rst_n)
        begin
          if(!i_rst_n)
              div_cnt <= { {DIV_CNT_DEPTH}{1'b0} }  ;
          else
              div_cnt <= div_cnt + 1'b1;
        end

        always  @(posedge i_clk)
              o_clk <= div_cnt[DIV_CNT_DEPTH-1];

//--------------------------------  o_rst_n   -----------------------------------

        always  @(posedge o_clk or negedge i_rst_n)
        begin
            if(!i_rst_n)
            begin
                    rst_n_temp_0 <= 1'b0;
                    rst_n_temp_1 <= 1'b0;
                    o_rst_n      <= 1'b0;
            end
            else
            begin
                    rst_n_temp_0 <= 1'b1;
                    rst_n_temp_1 <= rst_n_temp_0;
                    o_rst_n      <= rst_n_temp_1;            
            end
        end

endmodule

资源占用估计

资源类型个数用途
寄存器1bit4信号延拍
计数器DIV_CNT_DEPTH bit1分频计数器

有问题联系可以我,一起讨论。
在这里插入图片描述

  • 2
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值