系统时钟计算
板卡上的各类时钟频率,除RTC时钟是单独供电生成,其它都是借由TCXO晶振进行倍频/降频实现的。这里介绍系统时钟fsys是如何通过TCXO时钟fTCXO计算得到,其产生过程可通过下图简要描述:
TCXO时钟频率fTCXO通过1/P分频,输入PLL鉴相,鉴相结果经LPF低通滤波后输入到VCO压控振荡器,而VCO输出频率fvco在1/N分频后,作为鉴相器的另一路输入,同时fvco经1/M分频得到PLL时钟频率fPLL。可得如下关系:
fTCXO / P = fvco / N (1)
fvco / M = fPLL (2)
由将(2)带入(1)即可得到
fPLL = fTCXO * N / (P * M) (3)
进一步分频即可得到系统时钟频率
fsys = fPLL / SYS_CLKP_DIV (4)