pcb拓扑 , flash , sdram,ddr,:flash分组;SDRAM分组;ddr分组布局 (很重要)

本文详细介绍了嵌入式系统中内存PCB设计的关键点,包括FLASH、SDRAM和DDR2的布局与布线策略。针对不同内存类型的数据、地址和控制信号进行分组,强调了信号线的阻抗控制、间距、等长控制和拓扑结构设计。通过对各种内存特性的理解,设计人员可以优化PCB设计,减少串扰并提高系统性能。
摘要由CSDN通过智能技术生成

转载于: http://www.chinaaet.com/article/3000001914

 

存储器,也称之为内存,其分类关系如下图:

图片1.png

PCB 设计的过程中,关注的是它们存取数据的速率,这个速率关系的细节的处理。

如,速率高的内存颗粒,PCB 设计时为了减小串扰,尽量拉大信号线的间距;同时,由于

速率不同,控制蛇形线的误差范围也不一样;

下文结合FLASHSDRAMDDR2 来介绍布局布线设计要点。这里先概述一下布局和

布线。

布局:内存中的数据是用来被控制器(CPU,如DSP、MCU、ARM、FPGA 等)读写的,

因此需要结合PCB 单板尺寸、器件密度、走线密度情况,选择合适的位置摆放;至于那些

去耦电容、储能电容时必不可少的,怎么摆放,就不再赘述。如果还有匹配电阻如串阻、上

下拉,结合它们的作用来摆放。

布线:首先要对信号线

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值