FIR滤波器设计流程 fpga (定点) 流程

FIR滤波器设计流程 fpga (定点)

流程:

1.计算出FIR脉冲响应

2.量化

定点总位数:G+输入位宽  wps_clip_image-4539

f[k]脉冲响应

防止动态范围溢出  加减乘除···

3.仿真,代数分析,看量化后的设计是否符合要求

module fir_srg          //----> Interface

(

input  clk,

input  [7:0] x,

output reg [7:0] y

);

// Tapped delay line array of bytes

  reg  [7:0] tap [0:3]; 

// For bit access use single vectors in Verilog   integer I;

  always @(posedge clk)  //----> Behavioral style

  begin : p1

   // Compute output y with the filter coefficients weight.

   // The coefficients are [-1  3.75  3.75  -1]. 

   // Multiplication and division for Altera MaxPlusII can 

   // be done in Verilog 2001 with signed shifts !  时域相乘 累加 响应

    y <= (tap[1] <<< 1) + tap[1] + (tap[1] >>> 1) - tap[0]

         + ( tap[1] >>> 2) + (tap[2] <<< 1) + tap[2]

         + (tap[2] >>> 1) + (tap[2] >>> 2) - tap[3];

    for (I=3; I>0; I=I-1) begin  

      tap[I] <= tap[I-1];  // Tapped delay line: shift one 

    end

    tap[0] <= x;   // Input in register 0

  end

endmodule

转载于:https://www.cnblogs.com/sleepy/archive/2011/08/18/2145010.html

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值