信号完整性分析心得体会_cadence信号完整性分析精要总结

第1章

高速电路基础要点

1

高速电路的定义:数字逻辑电路的频率达到或超过

50MHZ

,而且工作在这个频率之上

的电路占整个系统的

1/3

以上,就可以称为高速电路。

2

高速信号实质:信号传输时间大于数字信号驱动端上升时间的

1/2

,则可以认为是高速

信号并产生传输线效应,实质是,:

传输时间小于上身时间的一半时,那么在本次信号

状态改变前,接收端的反射信号就已经到达驱动端,不会引起逻辑错误,反之,大于一

半时,接收端的反射信号就可能

会与下一次驱动端的输出信号进行叠加

,若反射信号很

强,就可能会

影响下一次输出的正常逻辑

3

高信号的确定:

Tr

表示信号上升时间,

Tpd

表示传输延迟,

Tr>4Tpd,

信号在安全区域,

2

Tpd

r≤

4

Tpd,

信号在不确定区域,若

Tr

2

Tpd

,信号落在问题区域,设计需保

证信号落在安全区域。

4

传输线:传输线上由两个具有一定长度的导体组成的回路的连接线,有时也称延迟线,

传输线上每一点都有不同的电势。(可以理解为机械波的振动,或电场吸纳促使电子移

动导致电位变化模型,需要时间,故不同点电位不一致,不深按纠)

5

传输线的确定:

信号传输路径长度大于信号波长的

1%

或接收端元器件是边缘敏感

或系统没有过冲和下冲容限,此时虚认为传输路径是传输线。(实质:

边沿时间、波形

变化时间、传输时间三者很接近时就必须考虑为传输线

)

零碎常识:

(1)

PCB

上走线等效电阻阻值约为

0.2

5~0.55Ω

(2)

、空气电信号传播速度

85ps/in

,空气介电常数约为

1

,真空为

1.

(2)

FR4

内层布线

180ps/in

,介电常数为

4.5

;外层:

140

~180,2.8~4.5

6

反射系数

Z

L

是当次传播负载端等效阻抗,

Z

O

当次传播输出端等效阻抗。

ρ

L

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值