计算机组成原理研究生试题三,计算机组成原理研究生入学试题.doc

a7f4a3f590493a1e451dd952a488fd7c.gif 计算机组成原理研究生入学试题.doc

(8页)

bf89375d47283841c59f99e1ac24735b.gif

本资源提供全文预览,点击全文预览即可全文预览,如果喜欢文档就下载吧,查找使用更方便哦!

9.9 积分

研究生入学试卷一%1. 填空题 (每小题3分,共18分)。1・2000年,超级计算机的最高浮点运算速度达到A.—亿次/秒,我国的B.—号超级计 算机浮点运算速度达到3840亿次/秒,成为C.—Z后第三个拥有高速计算机的国家。2. 按IEEE754标准,一个浮点数由A.—,阶码E,尾数M三个域纽.成。其中阶码E的 值等于指数的B._,加上一个固定C._o3. 闪速存储器能提供高性能,低功率,高可靠性,以及A.—能力,为现有的B.—体系 结构带来了巨大的变化,因此作为C._用于便携式电脑屮。4. 并行处理技术已成为计算机技术发展的主流。它可贯穿于信息加丁•的各个步骤和阶段。 概括起來,主要有三种形式:A._并行,B._并行,C._并行。5. 为了解决多个A.—同时竞争总线B.—,必须具有C.—部件。6. 重写型光盘分A.—和B.—两种,用户可对这类光盘进行C.—信息。二・(10分)设x=+15, y=-13,用带求补器的原码阵列乘法器求乘积xxy= ?并用十进制 数乘法进行验证。%1. (11分)四位运算器框图如图AL1所示,ALU为算术逻辑单元,A和B为三选一多路开关,预先已通过多路开关A的SW门向寄存器Ri,R2送入数据如下:Ri=0101,R2=1010. 寄存器BR输出端接四个发光二极管进行显示。其运算过程依次如下:图 A1.1(1) Ri(A)+R2(B)->BR(1010);(2) R2(A)+Ri(B)->BR(llll);(3) Ri(A)+Ri(B)->BR(1010);⑷ R2(A)+R2(B)->BR(llll);(5) R2(A)+BR(B)->BR(llll);(6) Ri(A)+BR(B)f BR(1O1O);试分析运算器的故障位置与故障性质(“1”故障还是“0”故障),说明理由。%1. (10分)用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。%1. (10分)下表列岀pentium机的9种寻址方式名称及有关说明,请写岀对应寻址方式有 效地址E的计算方法。Pentium机寻址方式序兮寻址方式名称说明(1)立即操作数在指令屮(2)寄存器操作数在某寄存器屮,指令给岀寄存器号(3)K接Disp为偏移量(4)基值B为基值寄存器(5)基值+偏移量(6)比例变址+偏移量I为变址寄存器,S为比例因了(7)基值+变址+偏移量(8)基值+比例变址+偏移量(9)相对PC为程序计算器%1. (II分)图A1.2所示的CPU逻辑框图屮,有两条独立的总线和两个独立的存储器。已知指令存储器IM最大容量为16384字(字长18位),数据存储器DM最大容量是65536字 (字长16位)。各寄存器均有“打入”(RQ “送出"(Rout)控制命令,但图A1.2屮未标出。BUS,1••11/V 0 R\ -11 AS ]—心 -—1 L-j f/?3 -—JI AC0 |1\1111 IAR |♦♦ || DAR |11 1f叫指令存上器1[操作控制器|1数据存贮器DM111IDR |1 OP 1 X 1| DDR |1IR94」1======3BUSg图 A1.2(1) 指出下列寄存器的位数:程序计数器PC,指令寄存器IR,累加器ACo、ACi,通用寄存器Ro〜R3,指令存储器 地址寄存器IAR„指令存储器数据存储器IDR,数据存储器地址寄存器DAR,数据存储器 数据寄存器DDR。(2) 设机器指令格式为17 13 12 0OPX加法指令可写为“ADD X(Rh,其功能是(AC()) + ((Rd + X)->AC】,其屮((&) + X周5分通 过寻址方式指向数据存储器DM。现取R为RjoM出ADD指令的指令周期流程图,写明“数 据通路”和相应的微操作控制信号。%1. (10分)画出PCI总线结构框图,说明HOST总线,PCI总线,LAGACY总线的功能。%1. (10分)何谓SCSI?若设备的优先级依次为CD-ROM,扫描仪,硬盘,请用SCSI讲行 配置,画出配置图。%1. (10分)试推导磁盘存储器读写一块信息所需的总时问公式。研究生入学试卷一答案一・填空题1. A. 10000 B.神威 C.美国,口本2. A.符号位S B.真值e C.偏移最3・A.瞬间启动 B.存储器 C.固态盘4・A.时间 B.空间5・A.主设备 B.控制权6・A.磁光盘 B.相光盘C.时间并行+空间C.总线仲裁C.随机写入,擦除或重写二.解:设最高位为符号位,输入数据为[X]原=01111[刃原=11101x = 1111,|v| = 1101因符号位单独考虑,尾数算前求补器输出值为: 乘积符号位运算:xo @yo = 0® 1 =1 尾数部分运算: 1111X 110 1111100 0 01 11 11 10 0 0 0 1 1经算后求补器输出,加上乘积符号位,得原码乘积值[xxy]原=111000011 换算成二进制真值 xxy = (-11000011)2 =(・195)io十进制数乘法验证:xxy = 15x(-13) = -195(1) Ri(A)+R2(B)=1010,(2) R2(A)+Ri(B)=1111,(3) Ri(A)+Ri(B)=1010,⑷ R2(A)+R2(B)=1111o%1. 解:运算器的故障位置在多路开关B,其输出始终为戎的值。分析如下:输出结果错;结果正确,说明R2(A), Ri(B)无错;结果正确,说明Ri(A), Ri(B)无错。由此可断定ALU和BR无错;结果错。由于R2(A)正确,且R2(A)=1010,本应R2(B)=1010,但此时推知R2(B)=0101,显然,多路开关B有问题;(5) R2(A)+BR(B)=1111,结果错。由于 R2(A)=1010, BR(B)=1111,但现在推知 BR(B)=0101, 证明开关B输岀有错;(6) Ri(A)+BR(B)=1010,结果错。由于 Ri(A)=0101,本应 BR(B)=1111 ,但现在推知 BR(B)=0101,仍证明开关B出错。综上所述,多路开关B输出有错。故障性质:多路开关B输出始终为0101。这有两种 可能:一是控制信号BSo,BSi始终为01,故始终选屮寄存器Ri;二是多路开关B电平输出始终嵌在0101上。%1. 解:假设(1)存储器模块字长等于数据总线宽度;(2) 模块存取一个字的存储周期等于T;(3) 总线传送周期为(4) 交叉存储器的交叉模块数为m.o交叉存储器为了实现流水线方式存储,即毎经过丫时间延迟后启动下一模快,丿应满足T = m t , (1)交叉存储器要求其模快数以保证启动某模快后经过m t时间麻再次启动该模快时,它的 上次存取操作已经完成。这样连续读取m个字所需要时间为ti = T + (m - 1) t = mi + mT-T= (2m - 1) t (2)故存储器带宽为W严1/t.二l/(2m-l) t (3)而顺序方式存储器连续读取m个字所需时间为12 = mT = m x t (4)存储器带宽为W2 = l/t2 = l/m?x t (5)比较⑶和⑸式可知,交叉存储器带宽W,大于顺序存储器带宽W2o%1. 解(3)E 二 Disp⑷E =(B)⑸E =(B) +Disp⑹E =(I)xS+ Disp⑺E 二(B) +(I) + Disp⑻E =(B) +(I)xS + Disp⑼指令地址:=(PC) + Disp%1. 解:(1) PC二 14 位,IR二 18 位ACo=ACi=16 位,Ro〜R3=16 位IAR二 14 位,IDR二 18 位DAR二 16 位,DDR二 16 位(2)加法指令“ADD X(Ri)”是一条隐含指令,其屮一个操作数来自AC°.另一个操作数 在DM中,其地址市通川寄存器的内容(Ri )加上指令格式中的X最值决定。其指令周期流程图曲于图Al. 3屮,相应的微稈序控制信号标在框图外面。PCf ARPCout , IARinTM->TDR读 IM, IDRinTDR — TRIDRout , TRinRi+TR(X) — ACiRiout , Xoul ,+ ,AC1 inAC —DARAC lout .DARinDM —DDR读 DM, DDRinACi+DDR —ACACooui (BUSi),+ DDRout (BUS2), ACiin/图 A1.3%1. 解:PCI总线结构框图如图A1.4所示:HOST总线PCI设备PCI设备HOST 桥PCI/LAGACY 总线桥PCI总线设备处理器 /cache处理器 /cacheL主设」冃齋主存控制器主存 控制器PC1/PCI 桥LAGACYLAGACY(ISAJEISA …)PCI设备设备设备LAGACY总线图 A1.4HOST总线:该总线又称CPU总线,系统总线,主存总线等,它不仅连接主存,还可连接 多个CPU。PCI总线:连接各种高速的PCI设备。PCT设备可以是主设备,也可以是从设备或兼而有 Z。系统中允许有多条PCI总线。它们可以使用HOST桥与HOST总线相连,也可以使用PCT/PCT 桥与已知HOST桥连接的PCI总线相连。从而得已扩充整个系统的PCI总线负载能力。LAGACY总线:可以是ISA, EISA, MCA等这类性能较低的传统总线,以便充分利用市场上现 有的适配器卡,支持中,低速I/O设备。%1. 解:SCSI是“小型计算机系统接口”的简称,它是一个智能化的并行1/0标准接口,可以混接备种磁盘,光盘,磁带机,打卬机,扫描仪以及通信设备,最多可连接16个设备,支持16 位数据传输。数据传输率为48MB/S。它首先应用于Macintosh和Sun平台上,示来发展到工作站, 网络服务器和Pentium系统屮,并成为ANSI标准。所给四种设备的SCSI配置如图A1. 5所示:(HBA内也有终瑞器)CD-ROM| ID-3扫播仪硬盘1[ID-2 |1 ID=6(ID-2 | |~ID=6 |图 A1.5%1. 解:设读写一块信息所需总时间为T,平均找道时间为3平均等待时间为S读写一块信 息的传输时间为tnP则有T^ + tL + tni假设磁盘以毎秒r转速率旋转,每条磁道容量为N个字,则数据传输率Dr=rN个字/秒。又假设每个数据块的字数为n,—旦读写磁头定位在该块始端,就能在"〜(n/rN)秒的时间屮传 输完毕。&是磁盘旋转半周的时间,t,= (l/2r)秒,由此可得:T=ts+ (l/2r) + (n/rN) 秒。 关 键 词: 试题 组成 入学 原理 计算机 研究生

4d91c43bfc72ca913299809b07b4968f.gif  天天文库所有资源均是用户自行上传分享,仅供网友学习交流,未经上传用户书面授权,请勿作他用。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
1.定点8位字长的字,采用2的补码形式表示时,一个字所表示的整数范围是___。 A.–128—+127 B.-127—+127 C.-129—+128 D.-128—+128 2.运算器虽有许多部件组成,但核心部分是___。 A.数据总线 B.算术逻辑单元 C.多路开关 D.通用寄存器 3.某计算机字长32位,其存储容量是1MB,若按字编址,它的寻址范围是___。 A.0—1M B.0—512KB C.0—256K D.0—256KB 4.二地址指令中,操作数的物理位置可安排在___。 A.栈顶和栈顶 B.两个主存单元 C.一个主存单元和一个寄存器 D.两个寄存器 5.描述多媒体CPU的基本概念中,正确的表述是___。 A.多媒体CPU是带有MMX技术的处理器. B.MMX是一种多媒体扩展结构. C.MMX指令集是一种MIMD(多指令流多数据流)的并行处理指令. D.多媒体CPU是以超标量结构为基础的CISC的基础. 6.在下面描述的RISC机器基本概念中,不正确的表述是____。 A. RISC机器不一定是流水CPU. B. RISC机器一定是流水CPU. C. RISC机器有复杂的指令系统. D. CPU配备很少的通用寄存器. 7.在下面描述的PCI总线基本概念中,不正确的表述是___。 A.PCI总线是一个与处理器无关的高速外围总线. B.PCI总线的基本传输机制是猝发式传送. C.PCI设备一定是主设备. D.系统中允许只有一条PCI总线. 8.CRT的分辨率为1024×1024像素,像素的颜色总数为256色,则刷新存储器每个单元 字长是___。 A.256位 B.16位 C.8位 D.7位 9.在单级中断系统中,CPU一旦响应中断,则立即关闭___标志,以防止本中断服 务结束前同级的其他中断源产生另一中断进行干扰。 A.中断允许 B.中断请求 C.中断屏蔽 10.为了便于实现多级中断,保有现场信息最有效的方法是采用___。 A.通用寄存器 B.堆栈 C.存贮器 D.外存
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值